“Peter Ashenden 正在引领一种新的课程,用于培养下一代数字逻辑设计师。认识到数字设计已经从以门为中心的定制逻辑组装转变为以处理器为中心的嵌入式系统设计,Ashenden 博士将重点从门转移到现代设计和复杂集成设备的集成,这些设备可能以各种形式物理实现。Ashenden 博士并没有忽视基础知识,而是以适当的深度和广度来处理它们,为更高级别的材料提供基础。正如 Ashenden 博士所有作品的常态一样,文本清晰易读。本书配有大量示例,配套网站提供了人们对如此高质量文本所期望的所有内容。”
讲师:Mikhail Dorojevets办公室:243 Light Engineering,632-8611办公时间:W 10:00 AM- 12:00 PM电子邮件:Mikhail.dorojevets@stonybrook.edu练习:154星期四154 Light Engineering,Light Engineering,5:00-7:50 pm last Least Leact the Last Lection(PDF)。(如有必要,请使用“新窗口中的打开链接”来查看并保存讲座幻灯片。)教科书:J。Hennessy和D. Patterson,《计算机结构:定量方法》,第六版,Morgan Kaufmann Publishers(Elsevier),2019年,ISBN:978-0-0-12-811905-1。其他强烈推荐的书:1。David A. Patterson和John L. Hennessy。 计算机组织和设计:硬件/软件接口,第五/第六版。 2。 彼得·J·阿森登(Peter J. Ashenden)。 VHDL设计师指南,第三版,Morgan Kaufmann Publishers,2008,ISBN:978-0-12-088785-9。 考试:4月下旬将进行一项中期考试(5月没有期末考试)项目截止日期:David A. Patterson和John L. Hennessy。计算机组织和设计:硬件/软件接口,第五/第六版。2。彼得·J·阿森登(Peter J. Ashenden)。VHDL设计师指南,第三版,Morgan Kaufmann Publishers,2008,ISBN:978-0-12-088785-9。考试:4月下旬将进行一项中期考试(5月没有期末考试)项目截止日期:
参加 SEE 的 CIE 考试最低分数为理论部分 15 分(满分 50% -30 分),实践部分 10 分(满分 50% -20 分)。IPCC 的实验室部分仅适用于 CIE。但在 SEE 中,实验室部分的问题应包括在内。IPCC 实践部分最多设置 04/05 个问题,所有问题的总分不应超过 20 分。 SEE 总分为 100 分,学生应获得满分的 40% 才能通过 SEE。所获得的分数将缩减为 50 分。(学生必须获得课程 (CIE+SEE) 最高分数的 50%)建议的学习资源:书籍 1. Michael John Sebastian Smith,“专用集成电路”,Addison-Wesley Professional,2005 2. Neil HE Weste、David Harris 和 Ayan Banerjee,“CMOS VLSI 设计:电路和系统视角”,Addison Wesley/Pearson education 第 3 版,2011 3. Vikram Arkalgud Chandrasetty,“VLSI 设计:FPGA 和 ASIC 实现实用指南”Springer,ISBN:978-1-4614-1119-2。2011 4. Rakesh Chadha、Bhasker J,“ASIC 低功耗入门”,Springer,ISBN: 978-14614-4270-7。5. Peter J. Ashenden 数字设计 (Verilog):使用 Verilog 的嵌入式系统方法,第 1 版,Kindle 版