版权所有 © 2022 电气和电子工程师协会。保留所有权利 版权和转载许可:允许进行摘要,但需注明来源。图书馆可以超出美国版权法的限制,将本卷中首页底部带有代码的文章复印供顾客私人使用,但前提是代码中所示的每份费用通过版权许可中心支付,地址为 222 Rosewood Drive, Danvers, MA 01923。对于其他复制、转载或转载许可,请写信给 IEEE 版权经理,IEEE 服务中心,445 Hoes Lane, Piscataway, NJ 08854。保留所有权利。*** 这是 IEEE 数字图书馆中内容的打印表示。电子媒体版本固有的一些格式问题也可能出现在此打印版本中。 IEEE 目录号:CFP22449-POD ISBN(按需印刷):979-8-3503-7124-6 ISBN(在线):979-8-3503-7123-9 ISSN:0379-6566 可从以下地址获取本出版物的更多副本: Curran Associates, Inc 57 Morehouse Lane Red Hook, NY 12571 USA 电话:(845) 758-0400 传真:(845) 758-2633 电子邮件:curran@proceedings.com 网址:www.proceedings.com
高级数字系统设计 (PC – I) 单元 - I 处理器算法:二进制补码系统 - 算术运算;定点数系统;浮点数系统 - IEEE 754 格式,基本二进制代码。单元 - II 组合电路:CMOS 逻辑设计,组合电路的静态和动态分析,时序风险。功能块:解码器、编码器、三态设备、多路复用器、奇偶校验电路、比较器、加法器、减法器、进位超前加法器 - 时序分析。组合乘法器结构。单元 - III 序贯逻辑 - 锁存器和触发器,序贯逻辑电路 - 时序分析(建立和保持时间),状态机 - Mealy & Moore 机,分析,使用 D 触发器的 FSM 设计,FSM 优化和分区;同步器和亚稳态。 FSM 设计示例:自动售货机、交通信号灯控制器、洗衣机。单元 - IV 使用功能块进行子系统设计 (1) - 设计(包括时序分析)不同复杂程度的不同逻辑块,主要涉及组合电路:
高级数字系统设计(PC - I)单元 - I处理器算术:Two的补体编号系统 - 算术操作;固定点号系统;浮点数系统 - IEEE 754格式,基本二进制代码。单元-II组合电路:CMOS逻辑设计,组合电路的静态和动态分析,时机危害。功能块:解码器,编码器,三态设备,多路复用器,奇偶校验电路,比较器,加法器,减法器,随身携带的浏览器 - 定时分析。组合乘数结构。单位-III顺序逻辑 - 锁存和触发器,顺序逻辑电路 - 时序分析(设置和保持时间),状态机 - Mealy&Moore机器,分析,使用D触发器,FSM设计,FSM设计,FSM优化和分区;同步器和标准化。FSM设计示例:自动售货机,交通信号灯控制器,洗衣机。单元 - IV子系统设计使用功能块(1) - 设计(包括时间分析)的不同逻辑块的不同复杂性的不同逻辑块,主要涉及组合电路: