编程语言:VERILOG、VHDL 逻辑模拟器(前端):XILINX VIVADO 电路模拟器(后端):VIRTUOSO WITH SPECTRE(Cadence)CUSTOM COMPILOR HSPICE(Synopsys)PYXIS WITH ELDO(Mentor Graphics)布局分析仪(后端):使用 ASSURA 的 DRC/LVS 和使用 QUANTUS 的 RCX(Cadence)使用 IC VALIDATOR 和 HERCULES 的 DRC/LVS/RCX(Synopsys)使用 CALIBRE 的 DRC/LVS/RCX(Mentor Graphics)专业服务:期刊审稿人:INTEGRATION、THE VLSI JOURNAL、ELSEVIER IEEE TRANSACTIONS ON CAD(TCAD)IEEE TRANSACTIONS ON NANOTECHNOLOGY IEEE CONSUMER ELECTRONICS MAGAZINE MICROELECTRONICS JOURNAL, ELSEVIER JCSC、世界科学国际。 J. ELECTRONICS,TAYLOR & FRANCIS 印度纯物理与应用物理杂志 低功耗电子杂志,ASP JMSTE,欧亚半导体科学与技术,IOP 应用计算与信息学,ELSEVIER 会议组织者/审阅者: IFSA MicDAT – 2018,西班牙巴塞罗那 IEEE ICEECCOT-2018,印度迈苏鲁 IEEE INDICON – 2018,印度 IIT ROORKEE IEEE ICCE – 2018,美国拉斯维加斯 IEEE iNIS/iSES-2016/17/18,印度海得拉巴 IEEE CICT-2017,印度瓜廖尔 IEEE IESC – 2017,印度西隆 IEEE ICEECCOT-2017,印度迈苏鲁 IEEE ICECS – 2016,法国摩纳哥 IEEE MWSCAS-2016,阿联酋阿布扎比 IEEE RAECS-2015,印度昌迪加尔 SPRINGER IC3T-2015,海得拉巴 IEEE ICIIC-2015,印度浦那 IEEE ICACCE-2015,印度德拉敦 会员资格:
背景和目标:本文首次设计并介绍了一种基于电流镜和折叠级联拓扑组合的新型折叠镜 (FM) 跨阻放大器 (TIA) 结构。跨阻放大器级是接收器系统中最关键的构建块。这种新型拓扑基于电流镜拓扑和折叠级联拓扑的组合,采用有源元件设计。其理念是在输入节点使用电流镜拓扑。在所提出的电路中,与许多其他已报道的设计不同,信号电流(而不是电压)被放大直到到达输出节点。由于使用二极管连接的晶体管作为电流镜拓扑的一部分,所提出的 TIA 具有低输入电阻的优势,这有助于隔离主要输入电容。因此,以相当低的功耗实现了 5Gbps 的数据速率。此外,设计的电路仅使用了六个有源元件,占用的芯片面积很小,同时提供 40.6dBΩ 的跨阻抗增益、3.55GHz 频率带宽和 664nArms 输入参考噪声,并且仅消耗 315µW 功率和 1V 电源。结果证明了所提出的电路结构作为低功耗 TIA 级的正确性能。方法:所提出的拓扑基于电流镜拓扑和折叠级联拓扑的组合。使用 Hspice 软件中的 90nm CMOS 技术参数模拟了所提出的折叠镜 TIA 的电路性能。此外,对晶体管的宽度和长度尺寸进行了 200 次蒙特卡罗分析,以分析制造工艺。结果:所提出的 FM TIA 电路提供 40.6dBΩ 跨阻增益和 3.55GHz 频率带宽,同时使用 1V 电源仅消耗 315µW 功率。此外,由于分析通信应用中接收器电路中输出信号的质量至关重要,所提出的 FM TIA 对于 50µA 输入信号的眼图打开约 5mV,而对于 100µA 输入信号,眼图垂直打开约 10mV。因此,可以清楚地显示眼图的垂直和水平开口。此外,跨阻增益的蒙特卡罗分析呈现正态分布,平均值为 40.6dBΩ,标准差为 0.4dBΩ。此外,FM TIA 的输入电阻值在低频时等于 84.4Ω,在 -3dB 频率时达到 75Ω。通过对反馈网络对输入电阻的影响的分析,得出了在没有反馈网络的情况下,输入电阻可达1.4MΩ,由此可见反馈网络的存在对于实现宽带系统的重要性。结论:本文本文介绍了一种基于电流镜拓扑和折叠级联拓扑组合的跨阻放大器,该放大器可放大电流信号并将其转换为输出节点的电压。由于输入节点存在二极管连接的晶体管,因此 TIA 的输入电阻相对较小。此外,六个晶体管中有四个是 PMOS 晶体管,与 NMOS 晶体管相比,它们的热噪声较小。此外,由于前馈网络中未使用无源元件,因此所提出的折叠镜拓扑占用的片上面积相对较小。使用 90nm CMOS 技术参数的结果显示,跨阻增益为 40.6dBΩ,频率带宽为 3.55GHz,输入参考噪声为 664nArms,使用 1 伏电源时功耗仅为 315µW,这表明所提出的电路作为低功耗构建块的性能良好。