获取独家产品信息,尽享促销优惠!立即订阅,不容错过
* 限···时··优惠
摘要:提出了一种由晶体振荡器和自由运行介质谐振器振荡器 (DRO) 驱动的锁相环 (PLL) 级联。为了最大限度地降低相位噪声、杂散音和抖动,使用较低 GHz 范围内的可编程 PLL1 来驱动具有固定倍频因子的毫米波 (mmW) PLL2。相位噪声分析得出两个 PLL 的两个最佳带宽,以使级联的输出抖动最低。通过分频 PLL1 的输出频率并通过由 DRO 驱动的单边带 (SSB) 混频器对其进行上变频,可以进一步降低 PLL1 中的相位噪声和杂散音 (杂散)。通过将 SSB 混频器纳入 PLL1 的反馈环路中,可以避免手动调整 DRO,并且可以采用低噪声自由运行 DRO。本文介绍了 SiGe BiCMOS 技术中的一种示例设计。