注释: • 上电至功能时间基于 IO 组的 VDDI/VDDAUX 在 VDD/VDD18/VDD25 之前或之后通电的情况。IO 组启用时间从 VDD/VDD18/VDD25 的断言时间开始测量。如果 IO 组的 VDDI/VDDAUX 在 VDD/VDD18/VDD25 之后通电充足,则 IO 组启用时间从 VDDI/VDDAUX 的断言开始测量。在这种情况下,IO 操作由 BANK_#_VDDI_STATUS 的断言指示,而不是相对于 FABRIC_POR_N 否定进行测量。 • AUTOCALIB_DONE 的断言可以在 DEVICE_INIT_DONE 的断言之前或之后发生。AUTOCALIB_DONE 断言所需的时间取决于: – VDD/VDD18/VDD25 通电后 VDDI/VDDAUX 上升的时间。 – 指定用于自动校准的每个 IO 组的 VDDI 斜坡时间。 – 需要对 PCIe、SerDes 收发器和结构 LSRAM 执行多少自动初始化。 – 如果任何指定用于自动校准的 IO 组未在自动校准超时窗口内打开其 VDDI/VDDAUX,则每当 VDDI/VDDAUX 随后打开时,它都会自动校准。为了在此类 IO 组上获得准确的校准,需要启动重新校准(使用结构中的 CALIB_START)。 • 在 DEVICE_INIT_DONE 或 AUTOCALIB_DONE 断言后约 100 个系统控制器时钟周期,SUSPEND_EN 断言(如果启用了挂起模式)。 • 这两个设备系列都具有内置篡改检测功能,用于监控电压供应和标志以检测最小或最大阈值。这些标志仅在设计初始化后有效,而不是在 POR 期间有效。如果启用了系统控制器挂起模式,则必须锁存 TAMPER 标志,以便在 DEVICE_INIT_DONE 置位之后、SUSPEND_EN 置位之前,结构设计可以读取这些值。
如果启用了 Back Level 保护,则 Back Level 版本必须低于正在编程的设计版本。有关这些字段的更多信息,请单击帮助。Back Level 版本值限制了设备接受作为更新的设计版本。只有设计版本严格高于设备中先前存储的当前 Back Level 版本的(新)编程比特流才允许进行编程。Back Level 保护由 FlashLock/UPK1 保护,可以绕过。可以在配置编程选项工具中修改 Back Level 版本和设计版本。有关 sNVM 和安全设置的更多信息,请参阅 PolarFire FPGA 和 PolarFire SoC FPGA 安全用户指南。
5.1. 用户 I/O................................................................................................................................................ 17 5.2. 电源引脚................................................................................................................................................. 18 5.3. 存储器接口................................................................................................................................................. 19 5.4. DDR 接口................................................................................................................................................. 19 5.5. 时钟引脚................................................................................................................................................. 20 5.6. 专用 I/O 组引脚.................................................................................................................................... 20 5.7. XCVR 接口.................................................................................................................................................... 22
TPS7H4001-SP 和 TPS7H4003-SEP 是集成 FET 的高电流 (18 A) 降压转换器,其主要特性是能够并联最多 4 个相位相差 90 度的器件,而无需外部时钟,旨在满足核心轨道上对更高电流日益增长的需求。0.6 V 基准电压使它们能够满足此轨道通常的低电压要求。TPS50601A-SP 是一款较小的 6 A 高效降压转换器,拥有十多年的实际使用经验,用于为许多辅助轨道供电。封装兼容的 TPS7H4002-SP 也可用于为辅助轨道供电,因为它在架构上与 TPS50601A-SP 非常相似,但电流限制较低,适合较小的电感器尺寸。对于类似的 6 A 抗辐射设计,TPS7H4010-SEP 在 4×6 mm WQFN 封装中提供了极其紧凑的设计,并且是 32 V in 下空间级开关稳压器中最宽的 V 值。
结到外壳 (Θjc) 热阻设置:在封装顶部安装一个充当边界条件的冷板。较热结和冷板之间的温差迫使热量从芯片表面流到封装顶部。根据 CG/CGG1657 和 CG1509 封装的结构,由于结到外壳的热阻较低,因此可以通过 Kovar 盖散热(图 1 和表 1-1)。但是,绑在 Kovar 盖顶部的散热器会增加 CG/CGG1657 和 CG1509 封装的质量。航天器发射期间封装所经受的冲击和振动可能会使封装的焊柱引脚承受巨大的应力,从而对焊柱引脚和焊点造成潜在损坏。此外,用于将盖子粘合到硅芯片背面的热界面材料 (TIM) 可能会损坏。
演示和套件 使用 PolarFire® FPGA 开发套件快速启动您的设计 PolarFire FPGA 开发套件是用户友好的评估平台,用于快速进行原型设计、演示特定应用以及分析所选 PolarFire FPGA 系列的特性和功能。开发非常简单,因为它有丰富且易于访问的演示指南、应用说明和示例设计。PolarFire FPGA 视频和成像套件提供特定的外设和组件,可实现涵盖智能嵌入式视觉应用(如机器视觉、热成像、游戏、视频监控、机器人、机器学习和人机界面 (HMI))的应用。PolarFire FPGA 评估套件具有板载 DDR4、DDR3、SPI 闪存和各种连接器,非常适合高速收发器评估、10 Gb 以太网、JESD204B、CPRI、BMR 等。 PolarFire FPGA Splash Kit 提供通用接口,用于评估和开发各种通用功能。有关更多信息,请访问 PolarFire FPGA 开发套件页面。
OBC-Cube-Polar 立方体卫星机载计算机采用 Microchip 的 PolarFire SoC FPGA,为立方体卫星任务提供可靠、高效的计算。凭借 PolarFire SEU 免疫力、高速处理、编程灵活性和低功耗,它提供了强大的纠错和辐射耐受性。它配备了先进的 RISC-V 内核、大量内存选择和广泛的连接选项,是科学研究和商业卫星部署的理想选择,可确保在具有挑战性的太空条件下始终如一地发挥性能。
我们的 FPGA 已在需要有限逻辑量和适度性能水平的指挥和控制应用中的许多程序中取得了飞行记录。RT PolarFire ® FPGA 具有更高的逻辑密度和更高的性能,可显著提高信号处理吞吐量。太空有效载荷中高速数据路径的设计人员可以使用 RT PolarFire FPGA 来利用可编程逻辑的灵活性和易用性。这对于遥感仪器尤其重要,因为传感器分辨率的增长速度快于下行链路带宽,因此它们必须执行快速增加的机载处理量。
在太空中释放了地球的计算力。Powered by AMD Ryzen V1000 CPU, AMD Radeon GPUs, and Intel Movidius Myriad X VPU, the iX10 is engineered for the most intricate computations and AI tasks, and its Microsemi PolarFire FPGA and robust SATA and NVMe SSD storage delivers unmatched flexibility and reliability for your mission.