课程名称 学分 联系时间 MV451 核心数字 IC 设计 3 3 MV452 核心 VLSI 信号处理 3 3 MV454 核心纳米制造实验室 3 6 MV455 核心 IC 设计实验室 -II 3 6 MV456 核心学期项目 -II 2 4 选修课 1 待定 2 选修课 2 待定 3 3 选修课 3 待定 3 3 待定:待公布
I.在非常大规模集成(VLSI)设计领域的介绍中,全球路由的效率和可靠性在综合电路(ICS)的整体性能中起关键作用。随着IC的复杂性继续随着技术的发展而增长,传统的路由算法在适应现代芯片布局的复杂和动态性质方面面临着越来越多的挑战。这些算法通常基于静态规则和启发式方法,可能会导致次优路径,从而导致线长度增加,信号延迟更高和拥挤。这种拥塞反过来可以显着影响最终芯片设计的性能,功耗和面积。为了应对这些挑战,对将先进的机器学习技术(尤其是深度学习)应用于VLSI全球路线的拥堵预测问题越来越兴趣。深度学习提供了学习大型数据集中复杂模式和依赖关系的潜力,使其非常适合预测和减轻VLSI设计环境中的拥塞。通过利用深度学习模型,可以开发一种动态路由优化方法,以适应实时设计条件和路由模式。
LTP TCP* 1 VL23701 ASIC 设计 LIT 2-0-2 4 3 PCC 2 VL23702 嵌入式系统 LIT 2-0-2 4 3 PCC 3 - 专业选修课 - IV T 3-0-0 3 3 PEC 4 - 专业选修课 - VT 3-0-0 3 3 PEC 5 - 专业选修课 - VI T 3-0-0 3 3 PEC 6 - 开放选修课 - II T 3-0-0 3 3 OE 7 VL23703 从创意到产品 L 0-0-4 4 2 SDC
ece 498nsu/nsg - 机器学习中的VLSI(2024年秋季)讲师:Naresh Shanbhag Tas:Vignesh Sundaresha:vs49@illinois.edu kaining Zhou:kainingz@kainingz@illinois.edu prereques:ece 313 and Ece 313 and Ece 342或指示: Lecture : M and W 10:00-11:20, ECEB 2022 Instructor Office Hours: Wednesdays 2PM-3PM, CSL 414 TA Office Hours: Thursdays 2pm-4pm, ECEB 2036 Course Description : This course will present challenges in implementing machine learning algorithms in VLSI (silicon) for applications such as wearables, IoTs, autonomous vehicles, and biomedical devices.简单的单阶段分类器将首先讨论,然后是深神网络。将采用有限精确分析来设计定点网络,以最大程度地减少能量,延迟和内存足迹。单阶段和深网的训练算法(后置)将介绍,然后介绍其固定点实现。算法到架构映射技术将在深度学习数字加速器和模拟内存架构中的权衡范围探索。学习行为,定点分析,建筑能量和延迟模型的基础知识将在整个课程中引入正常的时间。还将介绍深度学习系统的硬件(体系结构和电路)实现的案例研究。家庭作业将包括Python和Verilog中的分析和编程练习的混合。nsu部分将完成一个术语项目,涉及在嵌入式硬件平台(例如FPGA/MCU)上实现深网。NSG部分将根据对其感兴趣的特定主题的文献综述撰写一份学期论文,并就该主题进行研究项目。课程评分:NSU部分将在每周的作业(30%)上进行评分,涉及Python和Verilog编程以及设计和分析问题,以及两个中期(30%)和一个学期设计项目(40%)。NSG部分将被评为:25%(家庭作业),25%(两个中期),30%(研究项目)和20%(学期论文)。
程序学习目标:1。在电子和通信工程原理上培养稳固的基础,包括电路分析,电子设备,信号处理,微处理器/微观控制器系统,模拟通信系统,数字通信和RF电路等。2。开发电子和通信项目管理技能,包括在指定的时间表和预算中计划,执行和完成的能力。3。在多学科团队中进行协作,展示有效的团队合作和沟通以解决复杂的工程问题。4。认识到持续的专业发展,从事认证,研讨会和会议等活动的重要性,以保持行业趋势的最新状态。
本研究介绍了一种新型的超大规模集成 (VLSI) 系统中的错误检测和纠正方法,专门针对太空应用。本研究的核心是开发和实施一种复杂的二维纠错码,旨在显著提高外层空间恶劣条件下的内存可靠性。传统的纠错方法虽然在一定程度上有效,但无法解决突发错误这种复杂的现象——由于单一破坏性事件(如宇宙辐射)而同时在多个位中发生的错误。所提出的纠错方案创新地采用了扩展的 XOR 运算,覆盖了更大的数据块,从而为检测和纠正突发错误提供了更全面的解决方案。此外,循环冗余校验 (CRC) 技术的集成进一步增强了系统的错误检测和纠正能力。通过与现有方法的详细比较,我们的研究表明,所提出的二维代码不仅解决了当前纠错技术的局限性,而且还有助于提高太空工程中内存系统的可靠性。该方法的实施有望在突发错误普遍存在的环境中提供更好的性能,标志着空间系统设计和可靠性领域向前迈出的重要一步。
电子与通信工程系的愿景和使命愿景创造一个教育环境,通过最先进的技术知识和创新方法让学生做好准备应对现代电子和通信行业的挑战。
欢迎来到德里国家理工学院电子和通信工程系(ECE)。它成立于2010年,立即在该研究所的开始下立即在人力资源与发展部(MHRD)的主持下建立。印度。 目前,部门正在提供两个本科课程。 Tech(ECE)和B. 技术(VLSI设计和技术)。 部门提供两个研究生课程,为M. Tech。 ECE和M. Tech。 ece(vlsi)。 该系还提供博士学位。以及相关领域的博士后奖学金(PDF)计划。 它在电子设备和电路,电子测量和仪器,微处理器和微控制器,微波炉和天线设计,光纤通信和光学设备,多层以及高级通信和设计自动化和仿真实验室中具有出色的实验室和研究设施。 该部门已收到电子技术和信息技术部(MEITY),科学技术部(DST) - SERB和其他资助机构的项目,赠款和奖学金。 该部门与印度和国外的学术机构与研究机构进行了积极的合作。印度。目前,部门正在提供两个本科课程。Tech(ECE)和B.技术(VLSI设计和技术)。部门提供两个研究生课程,为M. Tech。ECE和M. Tech。 ece(vlsi)。 该系还提供博士学位。以及相关领域的博士后奖学金(PDF)计划。 它在电子设备和电路,电子测量和仪器,微处理器和微控制器,微波炉和天线设计,光纤通信和光学设备,多层以及高级通信和设计自动化和仿真实验室中具有出色的实验室和研究设施。 该部门已收到电子技术和信息技术部(MEITY),科学技术部(DST) - SERB和其他资助机构的项目,赠款和奖学金。 该部门与印度和国外的学术机构与研究机构进行了积极的合作。ECE和M. Tech。ece(vlsi)。该系还提供博士学位。以及相关领域的博士后奖学金(PDF)计划。它在电子设备和电路,电子测量和仪器,微处理器和微控制器,微波炉和天线设计,光纤通信和光学设备,多层以及高级通信和设计自动化和仿真实验室中具有出色的实验室和研究设施。该部门已收到电子技术和信息技术部(MEITY),科学技术部(DST) - SERB和其他资助机构的项目,赠款和奖学金。该部门与印度和国外的学术机构与研究机构进行了积极的合作。
3. 教程 1 一阶常微分方程-I 2 一阶常微分方程-II 3 微分方程的应用 4 无限级数-I 5 无限级数-II 6 傅里叶级数-I 7 傅里叶级数-II 8 傅里叶积分与变换-I 9 傅里叶积分与变换-II 10 傅里叶积分与变换-II 11 贝塔函数与伽马函数-I 12 贝塔函数与伽马函数-II 13 线性代数方程组-I 14 线性代数方程组-II 15 线性代数方程组-III
处理 FPGA 板 资格: 应聘者应至少具有 ECE/IEE/电气/CSE/IT/电子科学硕士或同等专业的 BE/B.Tech 2 年级及以上学历。 录取: 申请表将由加尔各答 Jadavpur 大学电子与电信工程系 IC 中心发放,也可从我们的网站 [www.jaduniv.edu.in 或 https://jadavpuruniversity.in] 下载。 填写好的申请表应于周一至周五上午 11 点至下午 5 点送达 IC 中心。 课程费用: 7,000 卢比(JU 学生可享受 20% 优惠)+ 18% 的 GST 以即期汇票的形式开具给“REGISTRAR, JADAVPUR UNIVERSITY”,可在加尔各答的任何国有分支机构支付。 一旦缴纳,课程费用将不予退还。 不提供宿舍住宿。附件:一张 PP 尺寸照片、一份 Madhyamik 准考证/出生证明的复印件、高中成绩单、学期成绩单 [需附上成绩单/证书的认证/自认证副本]