©Altera Corporation。Altera,Altera徽标,“ A”徽标和其他Altera标记是Altera Corporation的商标。Altera和Intel保证其FPGA和半导体产品的保证按照Altera或Intel的标准保修为适用,但保留随时随时更改任何产品和服务的权利,恕不另行通知。Altera和Intel不承担由于本文所述的任何信息,产品或服务的申请,产品或服务所产生的责任或责任,除非明确同意Altera或Intel的写作。Altera和Intel客户被建议在依靠任何已发表的信息之前并在下达产品或服务订单之前获得最新版本的设备规格。*其他名称和品牌可能被称为他人的财产。
摘要 — 闭环睡眠调节是一种治疗睡眠障碍和提高睡眠益处的新兴研究范式。然而,两大障碍阻碍了这一研究范式的广泛应用。首先,受试者通常需要通过有线连接到机架式仪器上进行数据采集,这会对睡眠质量产生负面影响。其次,传统的实时睡眠阶段分类算法性能有限。在这项工作中,我们通过开发一种支持设备闭环操作的睡眠调节系统来克服这两个限制。睡眠阶段分类是使用轻量级深度学习 (DL) 模型执行的,该模型由低功耗现场可编程门阵列 (FPGA) 设备加速。DL 模型使用单通道脑电图 (EEG) 作为输入。两个卷积神经网络 (CNN) 用于捕获一般和详细特征,双向长短期记忆 (LSTM) 网络用于捕获时变序列特征。使用 8 位量化来降低计算成本,同时不影响性能。DL 模型已使用包含 81 名受试者的公共睡眠数据库进行了验证,实现了最先进的 85.8% 的分类准确率和 79% 的 F1 分数。开发的模型还显示出可以推广到不同通道和输入数据长度的潜力。闭环同相听觉刺激已在测试台上得到演示。
测试、封装及故障分析、专用元器件生产线。该院已通过GJB9001B-2009质量体系认证、军工大规模集成电路生产线认证、军用标准二极管、三极管生产线认证、安全健康体系认证、环境保护体系认证。该研究所是航天微电子技术领域的主要研究所,专注于单片集成电路、微系统及模块生产,半导体分立器件开发,微处理器(CPU)、片上系统(SoC)、现场可编程逻辑集成电路(FPGA)、存储器件(SRAM/PROM)、模数/数模转换器(ADC/DAC)、总线电路、接口及驱动电路、逻辑电路、射频及微波电路、电源管理芯片、专用集成电路(ASIC)、分立器件、导航芯片组、二极管\三极管的设计
摘要 由于其多种优势(尤其是体积小、重量轻),电力电子变压器在铁路应用中引起了显著的关注。本文主要致力于开发一种基于完全可编程门阵列 (FPGA) 的电力电子变压器控制平台,用于上述应用中。由于 FPGA 的并行处理可以加快控制算法的执行速度,因此可以保证可靠的运行(这在牵引应用中至关重要)。为此,构建了一种输入串联输出并联电力电子变压器结构,并在 Xilinx FPGA 控制平台上设计和实现了电力电子变压器在牵引应用中可靠稳定运行的各种考虑因素,例如安全启动和双向功率流,以及所需的控制和脉冲生成方案。此外,还提出了一种改进的控制算法,以便以简单、更可靠的方式控制电力电子变压器。该控制方案基于DC-DC-LLC谐振变换器的输出电压而开发,能够有效地控制整流器直流母线电压之和并跟踪输入正弦参考电流,并且所需的传感器数量较少。最后,通过实验测试从各个方面检验了该方案的有效性。
在车载太空系统上的广泛的传感器,设备和仪器范围会产生大量旨在传输到地面的数据。但是,下行链路数据速率固有地通过传输功率和地面站访问来限制。边缘计算旨在通过将处理硬件靠近数据源的处理硬件来减少数据链路内链路内的延迟和带宽。在本文中,我们将边缘计算应用于卢森堡大学开发的热异常检测的有效载荷。有效载荷包括一系列前瞻性红外(FLIR)高分辨率长波长红外(LWIR)微摄像机作为边缘感应组件,以生成热图像。使用支持向量机(SVM)算法来检测异常情况,可用于处理热图像和热分布纤维的边缘计算系统,用于处理热图像和热分布。©2025 Cospar。由Elsevier Ltd发布的所有权利保留。
Taoufik Saidani 沙特阿拉伯北部边境大学计算机与信息技术学院计算机科学系 | 突尼斯莫纳斯提尔大学理学院电子与微电子实验室 (E μ E) taoufik.saidan@nbu.edu.sa(通讯作者)Refka Ghodhbani 沙特阿拉伯北部边境大学计算机与信息技术学院计算机科学系 |突尼斯莫纳斯提尔大学理学院电子与微电子实验室 (E μ E) refka.ghodhbani@nbu.edu.sa Ahmed Alhomoud 沙特阿拉伯北部边境大学计算机与信息技术学院计算机科学系 aalhomoud@nbu.edu.sa Ahmad Alshammari 沙特阿拉伯北部边境大学计算机与信息技术学院计算机科学系 ahmad.almkhaidsh@nbu.edu.sa Hafedh Zayani 沙特阿拉伯北部边境大学工程学院电气工程系 hafedh.zayani@nbu.edu.sa Mohammed Ben Ammar 沙特阿拉伯北部边境大学计算机与信息技术学院信息系统系 mohammed.ammar@nbu.edu.sa
本文介绍了一种测试台的开发,用于测量 Xilinx 的 Zynq UltraScale + FPGA 中使用的 16nm FinFET 的老化情况。在设置中选择并实施了环形振荡器 (RO) 漂移测量方法。然而,RO 电路不仅对老化敏感,而且对温度和电压也敏感。为了减轻对温度和电压的不良敏感性,我们安装了一个调节系统来控制 FPGA 的温度和内部电压,并根据温度和电压表征 RO 频率以应用后测量补偿。我们通过使用 GPS 信号作为时间参考改进了测量电路。进行了 1000 小时测试,测试温度为 (T FPGA = 100 ◦ C) ,测试温度为 (V FPGA = V nom + 25%),结果显示 RO 频率漂移明显低于 0.1%,测量精度为 0.9 × 10 − 4。
Refka Ghodhbani 沙特阿拉伯北部边境大学计算机与信息技术学院计算机科学系,拉夫哈,沙特阿拉伯 | 突尼斯莫纳斯提尔大学理学院电子与微电子实验室 (E μ E) refka.ghodhbani@nbu.edu.sa(通讯作者)Taoufik Saidani 沙特阿拉伯北部边境大学计算机与信息技术学院计算机科学系,拉夫哈,沙特阿拉伯 |突尼斯莫纳斯提尔大学理学院电子与微电子实验室 (E μ E) taoufik.saidan@nbu.edu.sa Ahmed Alhomoud 沙特阿拉伯拉夫哈北部边境大学计算机与信息技术学院计算机科学系 aalhomoud@nbu.edu.sa Ahmad Alshammari 沙特阿拉伯拉夫哈北部边境大学计算机与信息技术学院计算机科学系 ahmad.almkhaidsh@nbu.edu.sa Rabie Ahmed 沙特阿拉伯拉夫哈北部边境大学计算机与信息技术学院计算机科学系 | 埃及贝尼苏埃夫大学理学院数学与计算机科学系 rabie.ahmed@nbu.edu.sa
脉冲星的探测需要耗费大量的计算资源。传统方法主要侧重于从记录的数据中探测脉冲星。然而,数字处理技术的进步,尤其是 FPGA 和 GPU 的开发,使人们对实时脉冲星探测的兴趣日益浓厚,其显著优势在于可以观测罕见的瞬态事件、提高天文台的观测效率等。为了实现这样的系统,需要仔细考虑资源分配,尤其是在向更通用的实时脉冲星搜索引擎扩展时。本研究项目迈出了实现这一目标的第一步,应用一种通用数学方法,使用二阶延迟网络实现任意色散曲线,并将其作为 FIR 和 IIR 滤波器在脉冲星后端实现,从而可以比较资源利用率。
FPGA 设计的一个关键方面是其布线架构,它包括用于互连器件逻辑块的资源。在早期的 FPGA [1] 中,互连主要由跨越一个逻辑块长度或宽度的短线段组成。可以通过可编程布线开关将两个或多个短线段连接在一起来形成较长的线段。虽然这种方法可以很好地利用线段,因为没有可能浪费在短连接上的长线段,但要求长连接通过多个串联开关会严重影响速度性能。这是因为基于 SRAM 的 FPGA 通常使用传输晶体管来实现布线开关,而这种开关具有很大的串联电阻和寄生电容。为了解决这些问题,最近提出了一种用于互连的布线开关,用于将两个或多个短线段连接在一起的布线开关。