这些资源旨在供精通使用瑞萨产品进行设计的开发人员使用。您全权负责 (1) 为您的应用选择合适的产品,(2) 设计、验证和测试您的应用,以及 (3) 确保您的应用符合适用标准以及任何其他安全、保障或其他要求。这些资源如有更改,恕不另行通知。瑞萨授权您仅将这些资源用于开发使用瑞萨产品的应用程序。严禁以其他方式复制或使用这些资源。未授予任何其他瑞萨知识产权或任何第三方知识产权任何许可。瑞萨对因您使用这些资源而产生的任何索赔、损害、费用、损失或责任不承担任何责任,您将完全赔偿瑞萨及其代表。瑞萨电子的产品仅受瑞萨电子的销售条款和条件或其他书面同意的适用条款的约束。任何瑞萨电子资源的使用均不得扩大或以其他方式改变这些产品的任何适用担保或担保免责声明。
• LNA + MIXER - 低噪声系数. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5V/250 A - 小型封装:14 引脚 SOIC(塑料、小型封装、150 Mil 宽度、50 Mil 引脚间距)
1. 本文档中包含的所有信息截至本文档发布之日均为最新信息。但是,此类信息如有更改,恕不另行通知。在购买或使用本文列出的任何瑞萨电子产品之前,请与瑞萨电子销售办事处确认最新产品信息。此外,请定期仔细关注瑞萨电子将披露的其他信息和不同信息,例如通过我们的网站披露的信息。 2. 对于因使用本文档中描述的瑞萨电子产品或技术信息而导致的或由此引起的第三方专利、版权或其他知识产权的侵权,瑞萨电子不承担任何责任。在此不授予瑞萨电子或其他方的任何专利、版权或其他知识产权的明示、暗示或其他形式的许可。 3. 您不得更改、修改、复制或以其他方式盗用任何瑞萨电子产品,无论是全部还是部分。 4. 本文档中提供的电路、软件和其他相关信息的描述仅用于说明半导体产品的操作和应用示例。您完全有责任将这些电路、软件和信息纳入您的设备设计中。瑞萨电子不承担您或第三方因使用这些电路而遭受的任何损失的责任,因此
HI5662 是一款双 8 位全差分采样流水线 A/D 转换器,具有数字纠错逻辑。图 14 描述了前端差分输入差分输出采样保持 (S/H) 放大器的电路。开关由内部采样时钟控制,该时钟是来自主采样时钟的非重叠两相信号 1 和 2 。在采样阶段 1 ,输入信号施加到采样电容器 C S 。同时,保持电容器 C H 放电至模拟地。在 1 的下降沿,输入信号在采样电容器的底板上进行采样。在下一个时钟相位 2 中,采样电容器的两个底板连接在一起,保持电容器切换到运算放大器输出节点。然后电荷在 C S 和 C H 之间重新分配,完成一个采样保持周期。前端采样保持输出是模拟输入的全差分采样数据表示。该电路不仅执行采样保持功能,还将单端输入转换为转换器核心的全差分输出。在采样阶段,I/Q IN 引脚仅看到开关的导通电阻和 C S 。这些组件的相对较小的值导致转换器的典型全功率输入带宽为 250MHz。
FS3000 包括一个 I 2 C 数字双线接口,该接口带有一条双向数据线 (SDA) 和一条时钟线 (SCL)。这两条线为开漏,并通过两个上拉电阻 (Rp) 连接到电源电压。FS3000 在 I 2 C 总线上作为从设备运行,支持 100kHz 和 400kHz 比特率。
■ DRP-AI 推理硬件采用瑞萨独有的动态可重构技术,提供设计灵活性、快速 AI 处理和极高的功率效率。■ 硬件(DRP-AI)和软件(DRP-AI 转换器)的结合可实现高功率效率。■ DRP-AI 转换器无需更改硬件即可扩展到更复杂的 AI 模型。■ 无论 AI 模型的复杂性和大小如何,都能提供出色的推理性能和功率效率(右图)。
USB 2.0 高速 (USBHS) 模块 USB 2.0 高速 (USBHS) 模块可用作主机控制器或设备控制器。作为主机控制器,USBHS 支持通用串行总线规范 2.0 中定义的高速传输、全速传输和低速传输。作为设备控制器,USBHS 支持通用串行总线规范 2.0 中定义的高速传输和全速传输。USBHS 具有内部 USB 收发器,支持通用串行总线规范 2.0 中定义的所有传输类型。USBHS 具有用于数据传输的 FIFO 缓冲区,最多可提供 10 个管道。可以根据外围设备或通信系统为管道 1 至 9 分配任意端点编号。请参阅用户手册中的第 33 节“USB 2.0 高速模块 (USBHS)”。
瑞萨电子 RX100 MCU 系列提供其他入门级 32 位 MCU 所不具备的关键 DSP 功能,与竞争解决方案相比具有明显优势。与竞争性 M0/M0+ 系列不同,RX CPU 内核提供基于硬件的除法功能,与基于软件的实现相比,设计效率和性能大幅提升。RX CPU 内核还包含重要的 DSP 支持功能,如 5 级流水线和 32 比特桶形移位器,这些功能在 M0/M0+ 解决方案中不可用。瑞萨电子提供广泛的可扩展 DSP 指令集,旨在最大限度地发挥 RX CPU 内核的卓越性能,让您可以轻松开发 DSP 应用代码。RX100 系列提供的先进 DSP 功能使其成为低成本、低功耗信号处理应用的不二之选。
■ 工作温度和封装 ● Ta = -40℃ 至 +85℃ – 64 引脚 LQFP(14 mm × 14 mm,间距 0.8 mm) – 64 引脚 LQFP(10 mm × 10 mm,间距 0.5 mm) – 64 引脚 BGA(4 mm × 4 mm,间距 0.4 mm) – 48 引脚 LQFP(7 mm × 7 mm,间距 0.5 mm) – 48 引脚 HWQFN(7 mm × 7 mm,间距 0.5 mm) – 36 引脚 LGA(4 mm × 4 mm,间距 0.5 mm) – 32 引脚 LQFP(7 mm × 7 mm,间距 0.8 mm) – 32 引脚 HWQFN(5 mm × 5 mm,间距 0.5 mm) – 25 引脚 WLCSP(2.14 mm × 2.27 mm,0.4 mm 间距) ● Ta = -40℃ 至 +105℃ – 64 引脚 LQFP(14 mm × 14 mm,0.8 mm 间距) – 64 引脚 LQFP(10 mm × 10 mm,0.5 mm 间距) – 64 引脚 BGA(4 mm × 4 mm,0.4 mm 间距) – 48 引脚 LQFP(7 mm × 7 mm,0.5 mm 间距) – 48 引脚 HWQFN(7 mm × 7 mm,0.5 mm 间距) – 36 引脚 LGA(4 mm × 4 mm,0.5 mm 间距) – 32 引脚 LQFP(7 mm × 7 mm,0.8 mm 间距) – 32 引脚 HWQFN(5 mm × 5 mm,0.5 mm 间距) – 25 引脚 WLCSP(2.14 mm × 2.27 mm,0.4 mm 间距)
ISL8560 是一款降压 DC/DC 电源开关稳压器,可接受 9V 至 60V 输入,并提供高达 2A 的输出电流。输出电压可通过外部电阻分压器设置在 1.21V 至 35V 之间。该器件使用内部功率 DMOS 晶体管,典型 r DS(ON) 为 0.19 ,可获得极高的效率和高开关速度。可实现 100kHz 至 600kHz 范围内的开关频率(必须注意各种封装的最大功耗)。这款下一代 DC/DC 转换器的显著特点包括脉冲逐脉冲电流限制(用于 FET 保护)、间歇模式短路保护、电压前馈、频率 SYNC、软启动、禁用状态下典型 60µA 的低待机电流以及热关断。该器件采用 20 Ld QFN 封装。