爱尔兰是欧洲微电子生态系统中的关键参与者,拥有超过 20,000 名员工,是全球 30 家最大半导体公司中的 15 家的所在地。在过去 18 个月中,AMD、Analog Devices、Infineon 和 Qualcomm 等公司宣布了超过 1,100 个制造和研发岗位,在爱尔兰的投资总额接近 10 亿欧元。此外,英特尔在爱尔兰开设了 Fab 34,投资额达 170 亿欧元,将在欧洲最先进的半导体工厂中使用尖端的 EUV 技术。凭借数十年来在制造和研发/设计方面的信誉,加上主要 EDA 和 IP 参与者(如 ARM、Cadence、Siemens Mentor Graphics 和 Synopsys)的运营影响力,爱尔兰可以发展这些活动,并扩大外包装配和测试服务 (OSAT) 和先进封装方面的产品。
总主席 Kapil Dev,Nvidia kdev@nvidia.com Jerald Yoo,首尔国立大学 jerald@snu.ac.kr 项目联合主席 Younghyun Kim,普渡大学 younghyun@purdue.edu Srividhya Venkataraman,AMD srividhya.venkataraman@amd.com 财务主管 Mehdi Kamal,南加州大学 mehdi.kamal@usc.edu 出版物主席 Xue Lin,西北大学 xue.lin@northeastern.edu 网络/注册联合主席 Ganapati Bhat,华盛顿州立大学 ganapati.bhat@wsu.edu Meron Demissie,大学密歇根大学 mdemissi@umich.edu 宣传联合主席 Kshitij Bhardwaj,LLNL bhardwaj2@llnl.gov Alessio Burrello alessio.burrello@polito.it Jinho Lee,首尔国立大学 leejinho@snu.ac.kr 设计大赛联合主席 Rajesh Kedia,印度理工学院海得拉巴分校 rkedia@cse.iith.ac.in Arnab Raha,英特尔 arnab.raha@intel.com 行业联络联合主席 Amlan Ganguly,罗切斯特理工学院 axgeec@rit.edu Renu Mehra,Synopsys renu.mehra@synopsys.com Adam Teman,巴伊兰大学 adam.teman@biu.ac.il 科技女性联合主席 Priya Panda,耶鲁大学priya.panda@yale.edu Kathy Hoover,AMD kathy.hoover@amd.com
电子系统的快速增长已成为非常大规模集成(VLSI)设计的高性能的挑战之一,并为相位锁定环(PLL)系统设计的发展做出了贡献,它是现代不可避免的重要必需品之一。这种设计集中于可以在超宽带(UWB)频率内以高性能运行的PLL系统的开发,但消耗了低功率,这可能对通信系统中的将来的设备实现有用。PLL的所有提议的子模块都非常适合低功率和高速应用,因为它们每个人都消耗了2 µW左右的总体功耗,直到1 MW,频率从3.1 GHz到10.6 GHz。使用90 nm CMOS技术中的Synopsys工具实现了所有设计架构,示意图,仿真和分析。通过整体分析,可以得出结论,在功耗和频率方面,与以前的工作相比,PLL系统的拟议子模块设计具有更好的性能。
标题:用于实时信号处理应用的容错 VLSI 架构设计摘要:由于设计复杂性和晶体管密度的增加导致芯片故障率很高,容错在当今的数字设计中变得极为重要。我们已经确定了现有容错方法的主要缺陷,并尽可能地尝试纠正它们。我们修改了传统的动态重构方法,使其适用于实时信号处理应用,并结合了热备用、优雅降级、级联性和 C 可测试性。我们还提出了一些新的静态冗余技术,这些技术在各个方面都优于现有方法,并且具有实际适用性。• 使用 XILINX 中的 verilog HDL 和原理图级与 virtex-6 进行 RTL 设计、仿真和验证• 使用 SYNOPSYS 工具进行设计和验证以及面积和关键路径结果的计算• 使用 CADENCE 工具进行一些面积和延迟计算。
在当今快速发展的技术环境中,半导体不仅是数字设备的基石,也是重塑世界的革命性技术的基石。它们对于开发和部署突破技术极限的创新至关重要。鉴于这一关键作用,著名的印度科学研究所 (IISc)、美国 Synopsys Inc. 和三星半导体印度研究中心 (SSIR) 之间的一项具有里程碑意义的合作催生了印度半导体劳动力发展计划 (ISWDP)。这一举措证明了培养能够跟上全球半导体需求的熟练劳动力的战略重要性。这种合作关系还为行业赞助的奖学金打开了大门。三星提供的择优奖学金旨在表彰和奖励参与者中的杰出人才,使该计划更具吸引力。但为什么这个项目至关重要,它如何将其相关性从印度边界扩展到全球舞台?访问 ISWDP (https://iisc-iswdp.org/about.php) 了解有关我们的使命和愿景的更多信息。
一般成员 Frank E. Abboud,英特尔公司 Uwe FW Behringer,UBC Microelectronics Ingo Bork,西门子 EDA Tom Cecil,Synopsys 公司 Brian Cha,Entegris 韩国 Aki Fujimura,D2S 公司 Emily Gallagher,imec Jon Haines,美光科技公司 Koji Ichimura,大日本印刷株式会社 Bryan Kasprowicz,HOYA Romain J Lallement,IBM 研究 Khalid Makhamreh,应用材料公司 Kent Nakagawa,Toppan Photomasks 公司 Patrick Naulleau,EUV Tech 公司 Jan Hendrik Peters,bmbg consult Steven Renwick,尼康 Douglas J. Resnick,佳能纳米技术公司 Thomas Scheruebl,卡尔蔡司 SMT GmbH Ray Shi,KLA 公司 Thomas Struck,英飞凌科技股份公司 Anthony Vacca,自动视觉检测 Andy Wall,HOYA Michael Watt, Shin-Etsu MicroSi Inc. Larry Zurbrick,是德科技公司
VLSI Guru 研讨会为参与者提供了深入探索 VLSI 设计的绝佳机会,强调使用 Synopsys 工具,如 Synplify Pro、VCS 和 Verdi。Synplify Pro 是综合的基础,使参与者能够深入研究将 RTL 描述转换为适合在硅片上实现的优化门级表示的过程。通过实践练习和指导教程,参与者可以熟练地利用 Synplify Pro 的高级功能来实现设计收敛并最大限度地提高性能。作为综合的补充,VCS 通过强大的模拟功能促进了严格的功能验证。研讨会参与者学习如何使用 VCS 创建全面的测试平台、模拟复杂的设计并分析结果,确保其 VLSI 实现的可靠性和正确性。此外,Verdi 已成为调试和可视化的必备工具,使参与者能够浏览复杂的设计层次结构、跟踪信号路径,并有效地识别和纠正潜在问题。除了工具熟练程度之外,研讨会
咨询委员会成员: Michael Splinter,主席,MRS 商业和技术顾问普通合伙人 Susan Feindt,副主席,Analog Devices Inc. 研究员 James Ang 太平洋西北国家实验室 Daniel Armbrust Silicon Catalyst Susie Armstrong 高通 Ahmad Reza Shaikh Bahai 德州仪器 William Chappell 微软 Michael Fritze 波托马克政策研究所 Charles Gray 福特汽车公司 Carol Handwerker 普渡大学 Dierdre Hanford Synopsys Raj Jammy MITRE Ingenuity Kenneth Joyce Brewer Science Ann Kelleher 英特尔公司 Mukesh Khare IBM Meredith LaBeau Calumet Electronics Tsu-Jae King Liu 加州大学伯克利分校 Omkaram Nalamasu 应用材料公司 Debo Olaosebikan 开普勒计算公司 Alexander Oscilowski iTEL 美国技术中心 Willy Chao-Wei Shih 哈佛商学院 Brandon Tucker 沃什特瑙社区学院 Hon-Sum Philip Wong 斯坦福大学 Anthony Yen ASML
咨询委员会成员: Michael Splinter,主席,MRS 商业和技术顾问普通合伙人 Susan Feindt,副主席,Analog Devices Inc. 研究员 James Ang 太平洋西北国家实验室 Daniel Armbrust Silicon Catalyst Susie Armstrong 高通 Ahmad Reza Shaikh Bahai 德州仪器 William Chappell 微软 Michael Fritze 波托马克政策研究所 Charles Gray 福特汽车公司 Carol Handwerker 普渡大学 Dierdre Hanford Synopsys Raj Jammy MITRE Ingenuity Kenneth Joyce Brewer Science Ann Kelleher 英特尔公司 Mukesh Khare IBM Meredith LaBeau Calumet Electronics Tsu-Jae King Liu 加州大学伯克利分校 Omkaram Nalamasu 应用材料公司 Debo Olaosebikan 开普勒计算公司 Alexander Oscilowski iTEL 美国技术中心 Willy Chao-Wei Shih 哈佛商学院 Brandon Tucker 沃什特瑙社区学院 Hon-Sum Philip Wong 斯坦福大学 Anthony Yen ASML
本文提出了一种用于生物医学应用的 45 nm 和 90 nm 互补金属氧化物半导体 (CMOS) 技术的电流镜运算跨导放大器 (OTA) 的设计和性能分析。两种 OTA 均使用 Synopsys 工具进行设计和仿真,并对仿真结果进行了深入分析。OTA 设计用于生物电位信号检测系统,其中输入信号根据规格进行放大和滤波。从两种 OTA 的比较分析来看,45 nm OTA 可产生 45 dB 的开环增益,共模抑制比 (CMRR) 为 93.2 dB。45 nm OTA 在 1 Hz 时仅产生 1.113 µV√Hz 的输入参考噪声。45 nm OTA 还仅消耗 28.21 nW 的功率,来自 ± 0.5 V 电源。 45 nm OTA 所展现出的低功耗特性使其适合用于生物医学应用,例如生物电势信号检测系统,可用于放大和滤波心电图 (ECG) 信号。