30 多年来,神经形态 VLSI 设计一直是一个研究领域。它始于尝试构建可以模拟眼睛和耳蜗等各个大脑区域功能的硅芯片 [1]。随着摩尔定律达到物理极限,业界正在寻求通过探索更好的算法(如神经启发(神经形态))来提高硅电路效率。这包括英特尔进军神经形态芯片 Loihi [2] 的尝试。此前,IBM 推出了神经形态芯片 True North [3]。True North 是一种具有神经元和突触阵列的神经处理器。除了作为神经处理器之外,Loihi 芯片还可以像人脑一样动态学习。这些芯片不仅可用于模拟大脑的各个区域,还可用于构建专用的机器学习硬件 [4] 和构建神经假体。尽管途径众多,但很少有大学提供这样的课程。因此,我们决定在我们的大学开设这门课程。本课程包括教授低功耗设计、亚阈值模式电路、混合信号芯片、将多个芯片组合成一个系统以实现神经形态硬件、背景神经科学和计算模型。
微电子革命仍在继续。技术创新层出不穷,半导体器件、集成电路和系统的性能成本比不断提高。尽管这可能很有趣,但过去三十年的微电子历史对行业几乎没有直接好处。这本名为《先进 CMOS 工艺技术》的 VLSI 电子系列丛书提供了微电子领域一个高度相关的领域的当前快照。由于文中讨论的原因,CMOS(互补金属氧化物半导体)技术在现在和未来的电子系统中起着主导作用。在为本专著选择合适的材料时,我们指定了两个选择标准。首先,我们寻找对 CMOS 工艺技术的现在和未来发展水平至关重要的主题。其次,由于篇幅和时间限制,我们关注其他论坛中涉及最少的问题。除了介绍性评论和 CMOS 器件和电路考虑因素的背景外,我们将主题列表缩小到金属化、隔离技术、可靠性和产量。读者不应推断被省略的领域(包括光刻和蚀刻技术)排名较低。相反,这些主题在(例如)本 VLSI 电子学系列的早期卷中已经得到大量明确的审查。最后,我们指出,我们的目标是尽可能清楚地报告我们选择交流的 CMOS 工艺技术问题的现状,从而为全球微电子行业做出贡献。此外,我们试图尽可能准确地预测未来的发展。这种贡献是暂时的。我们希望业界能够通过创新、发明和托马斯·爱迪生那样的辛勤努力超越这本专著的技术内容。事实上,我们将本书献给工程师、科学家和技术经理,他们将使我们提出的许多技术问题变得过时。
超大规模集成电路设计与微电子技术硕士 (M.Tech. VLSI Design and Microelectronics) 是一个为期四个学期的工作综合学习计划,旨在满足半导体行业专业人士的需求。这是一个专门的研究生课程,专注于集成电路和半导体器件的设计、开发和应用。它涵盖数字和模拟超大规模集成电路设计、半导体物理、制造技术以及电子设计自动化 (EDA) 工具的使用等关键领域。该计划强调使用行业标准工具和实验室的实践经验,让学生为设计复杂集成电路的实际挑战做好准备。该计划提供跨学科方法,结合硬件和软件知识来解决行业中的复杂问题。
韦勒尔理工学院的愿景声明 通过卓越的教育和研究改变生活。 韦勒尔理工学院的使命声明 世界一流的教育:以道德和批判性思维为基础的卓越教育,改善生活。 尖端研究:扩展知识和解决关键问题的创新生态系统。 有影响力的人:快乐、负责、有爱心和高效的员工和学生。 有益的共同创造:积极与国内外行业和大学合作,提高生产力和经济发展。 服务社会:通过知识和同情心服务地区和世界。 电子工程学院的愿景声明 通过传授电子工程方面的深厚知识,培养具有最高能力的工程师、技术专家和研究人员,成为领导者,他们将参与可持续发展,满足全球行业和社会的需求。
S. Dasgupta 教授目前担任印度理工学院鲁尔基分校电子与通信工程系微电子与 VLSI 组的副教授。他于 2000 年获得瓦拉纳西贝拿勒斯印度理工学院 (现为 IIT-BHU) 电子工程博士学位。在攻读博士学位期间,他开展了电离辐射对 MOSFET 的影响方面的研究。随后,他成为印度矿业学院丹巴德分校 (现为 IIT-Dhanbad) 电子工程系的教员。2006 年,他加入印度理工学院鲁尔基分校电子与通信工程系担任助理教授。他目前担任该系教员遴选委员会主席。他在同行评审的国际期刊和会议上撰写/合作撰写了 200 多篇研究论文。他的引用次数约为 2400(2006 年后),h 指数和 i 指数分别为 25 和 65。他是 IEEE、EDS、ISTE 会员,也是英国纳米技术研究所的准会员。他曾担任 2006 年国际微米到纳米会议以及 VDAT-2012、13、14、15、16、17 和 18 的技术委员会成员。他曾担任在印度理工学院鲁尔基分校举办的 VDAT-2017 的组织主席和程序联合主席。他还领导着 VLSI 设计会议的新兴设备技术程序组。他曾在 VDAT-2014 和 2015 年班加罗尔 VLSI 设计会议等许多会议上发表过教程。他也是各种国际会议的技术委员会成员。他在各种技术论坛上发表过大量受邀演讲和主题演讲。 2010 年,他获得了欧盟 Erasmus Mundus 奖学金,在意大利都灵理工大学从事 RDF 领域的工作。2011-12 年,他获得了著名的 IUSSTF 奖学金,在美国威斯康星大学麦迪逊分校从事 SRAM 测试领域的工作。2013 年,他还获得了 DAAD 奖学金,在德国德累斯顿工业大学从事使用可重构逻辑的模拟设计工作。他是 IIT Roorkee SMDP-C2SD 的首席协调员。他感兴趣的领域是纳米电子学、纳米级 MOSFET 建模和仿真、低功耗新型设备的设计和开发、基于 FinFET 的内存设计、模拟设计中的新兴设备以及可重构逻辑的设计和开发。他指导/共同指导了 15 名博士生。目前,他正在指导 7 名博士生。他曾获得 INAE 青年工程师奖。 Dasgupta 博士担任《IEEE 电子器件学报》、《IEEE 电子器件快报》、《IEEE 纳米技术、超晶格和微结构学报》、《国际电子学杂志》、《半导体科学与技术》、《纳米技术》、《IEEE VLSI 系统学报》、《微电子工程》和《微电子可靠性学报》等期刊的审稿人。
资格:考生应至少拥有 ECE / IEE / 电气 / CSE / IT / 电子科学硕士或同等专业的 BE/B.Tech 2 年级及以上学位。录取:申请表将从加尔各答 Jadavpur 大学电子与电信工程系 IC 中心 3 楼发出,或从我们的网站 [https://jadavpuruniversity.in] 下载。填写好的申请表应于周一至周五上午 11 点至下午 5 点送达 IC 中心。课程费用:7,000 卢比(JU 学生可享受 20% 优惠)+ 18% 的 GST 以即期汇票的形式开具给“REGISTRAR, JADAVPUR UNIVERSITY”,可在加尔各答的任何国有分支机构支付。一旦缴纳,课程费用将不可退还。不提供宿舍住宿。附件:一张 PP 尺寸照片、一份 Madhyamik 准考证/出生证明的复印件、高中成绩单、学期成绩单 [需附上成绩单/证书的认证/自认证副本]
这是一本经典且被广泛采用的教材的第三版,经过了彻底更新,非常适合实际晶体管设计和课堂教学。国际知名的作者涵盖了各种最新发展,详细讨论了现代 VLSI 器件的基本属性和设计,以及影响性能的因素。书中约有 25% 的内容为新内容,内容范围已扩展到高 k 栅极电介质、金属栅极技术、应变硅迁移率、MOSFET 的非 GCA(渐进沟道近似)建模、短沟道 FinFET 和 SOI 上的对称横向双极晶体管。章节已重新组织,将附录整合到正文中,以实现更流畅的学习体验,并包含大量额外的章末家庭作业练习(+30%),让学生参与实际问题并测试他们的理解。对于学习高级半导体器件课程的高年级本科生和研究生以及半导体行业中从事硅器件工作的专业人士来说,这是一本完美的教材。
资格:在ECE / IEE / IEE / Electrical / CSE / IT或等效的ECE / IEE / IEE / electrical / cse / IT中,候选人至少应为B.E./B.Tech 2年及以上。入学:申请表将从IC中心,电子和电信工程部,加尔各答贾达夫布尔大学3楼或下载[www.jaduniv.edu.in或https://jadavpuruniversity.in]。填写申请表应在周一至周五上午11点至下午5点在IC中心收到。课程费用:卢比7,000/ - (JU学生的折扣为20%) +应在加尔各答的任何应付付款的国有化分支机构中提取需求草稿中的18%GST。一旦存入课程费用就无法退还。无法提供旅馆住宿。外壳:PP尺寸照片的一份副本,Madhyamik录取卡 /出生证书的Xerox副本,HS标记表,学期标记表[有证明 /自我证明的标记表 /证书的副本] < / div>
本研究介绍了一种新型的超大规模集成 (VLSI) 系统中的错误检测和纠正方法,专门针对太空应用。本研究的核心是开发和实施一种复杂的二维纠错码,旨在显著提高外层空间恶劣条件下的内存可靠性。传统的纠错方法虽然在一定程度上有效,但无法解决突发错误这种复杂的现象——由于单一破坏性事件(如宇宙辐射)而同时在多个位中发生的错误。所提出的纠错方案创新地采用了扩展的 XOR 运算,覆盖了更大的数据块,从而为检测和纠正突发错误提供了更全面的解决方案。此外,循环冗余校验 (CRC) 技术的集成进一步增强了系统的错误检测和纠正能力。通过与现有方法的详细比较,我们的研究表明,所提出的二维代码不仅解决了当前纠错技术的局限性,而且还有助于提高太空工程中内存系统的可靠性。该方法的实施有望在突发错误普遍存在的环境中提供更好的性能,标志着空间系统设计和可靠性领域向前迈出的重要一步。
印度半导体计划旨在促进印度半导体行业的发展。传统的本科课程(如电气和电子)将为 VLSI 领域高等教育提供一些基础。该计划旨在通过训练有素的本科生为未来几年的半导体行业提供人才。本课程旨在使用工业标准 EDA 工具培训 VLSI 核心领域的学生,以了解当前情况和最新技术。完成本课程后,学生将获得 VLSI 专业化和芯片设计方面的理论知识和实践技能。本课程由 VLSI 专业化的设备级、设计、制造和工具高级课程提供支持。