第三部分。安排。设备和外设 3 消防设备和系统 ...119 4 火灾探测和报警系统 121 1 一般规定 79 5 消防设备及备件 122 2 舵和操舵装置 79 6 开放式滚装处所 123 3 锚泊安排 80 7 预定的船舶和货物处所 4 系泊和拖带安排 ....81 危险货物运输 ...123 5 信号桅杆 82 6 船体、上层建筑和甲板室开口的布置和关闭 82 7 布置和设备 第七部分船舶处所的机械设备.逃生通道 82 8 护栏、舷墙 86 1 总则 124 9 应急设备 86 2 主机功率输出 124 附录 .测试和评估标准 3 收入和船员座位的控制站 124 87 4 备件 125
这些元素意味着 56F8000 系列组件非常适合广泛的工业、消费和汽车应用。56F8000 系列是飞思卡尔嵌入式闪存产品组合的一部分,如图 1-1 所示。随着 56F8000 系列的推出,飞思卡尔为基于闪存的产品提供了全新水平的价格、性能和集成度。56F8000 系列为当前的 8/16 位 MCU 和 56800/E 客户提供了提高性价比和功能的绝佳途径。56F8000 系列的低成本、增强的外设性能和功能使开发人员能够通过新产品的可能性来拓展视野。本白皮书仅展示了使用飞思卡尔全新性价比领先的 56F8000 控制器实现的少数应用。
CCD - 电荷耦合器件 CCTV - 闭路电视 CMOS - 互补金属氧化物半导体 EMC - 电磁兼容性 FIFO - 先进先出 FOV - 视场 FPGA - 现场可编程门阵列 FPS - 每秒帧数 GUI - 图形用户界面 I 2 C - 集成电路间 iLCC - 无引线芯片载体 IO - 输入输出 KTH - 皇家技术大学 LASER - 受激发射光放大 LED - 发光二极管 LISA - 迷失空间算法 LVTTL - 低压晶体管-晶体管逻辑 MP - 百万像素 PCB - 印刷电路板 SEU - 单粒子翻转 SOC - 片上系统 SPI - 串行外设接口 SPP - 空间与等离子体物理学 UART - 通用异步接收器/发射器 USB - 通用串行总线 VHDL -(超高速集成电路)硬件描述语言
ALU。它由解码器、控制逻辑电路和时钟组成,以确保一切都在正确的时间发生。它还负责执行指令执行周期。寄存器阵列这是一小块内部存储器,用于快速存储和检索数据和指令。所有处理器都包含一些用于特定功能的通用寄存器,即程序计数器、指令寄存器、累加器、内存地址寄存器和堆栈指针。系统总线这由控制总线、数据总线和地址总线组成。它用于处理器、内存和外设之间的连接,以及各个部件之间的数据传输。内存内存不是 CPU 本身的实际部分,而是位于主板的其他地方。然而,正在执行的程序就存储在这里,因此是程序执行所涉及的整体结构的重要组成部分
AM62A 片上系统 (SoC) 用于构建端到端应用程序,用于制造中的缺陷检测。AM62A 是一种异构处理器,除了用于视频和视觉处理的各种其他加速器外,还配备了 2 TOPS 深度学习加速器和最多四个 Arm ® Cortex ® A53 处理器。各种计算核心和丰富的外设集使 AM62A 成为需要实时高级传感器处理能力的应用的理想选择。本文档介绍了从数据收集、深度学习模型选择、模型训练和模型部署开始构建缺陷检测应用程序的完整过程。它展示了 TI 的 EdgeAI Studio 工具如何简化此过程。介绍了使用 TI 工具对应用程序进行系统级性能分析、资源利用率和功率分析。TI 的 github 存储库中的源代码和分步指南也可供感兴趣的开发人员使用:https://github.com/TexasInstruments/edgeai-gst-apps-defect-detection 。
该设备是一个 256 兆位(32,768K 字节)串行闪存,具有先进的写保护机制。该设备通过标准串行外设接口 (SPI) 引脚支持单比特和四比特串行输入和输出命令:串行时钟、芯片选择、串行 DQ0 (DI) 和 DQ1(DO)、DQ2(WP#) 和 DQ3(HOLD#/RESET#)。可以使用页面编程指令一次对内存进行 1 到 256 个字节的编程。通过提供保护和取消保护块的能力,系统可以取消保护块以修改其内容,同时确保内存阵列的其余块得到安全保护。这在以子程序或模块为基础修补或更新程序代码的应用程序中非常有用,或者在需要修改数据存储段而不会冒程序代码段被错误修改的风险的应用程序中非常有用。
本研究详细阐述了具有四个主控与单个内存系统交互的 AMBA 总线接口,在内存控制器和其他支持外设之间使用仲裁器。使用 VHDL 开发了不同的模块,即 AHB MSTER、AHB SLAVE INTERFACE 和 AHB ARBITER(循环算法)。进一步将 FIFO、RAM 和 ROM 与内存控制器集成。四个 AHB 主控在仲裁器的帮助下启动操作并在单个总线上向内存控制器生成必要的控制信号。与 AHB BUS 系统中多数据通信的先前研究相比,所提出的架构显示了区域高效的管理。该系统模型与 Xilinx XC6vx75t-2ff484 合成,并使用 MODELSIM 进行仿真。索引词:AMBA、AHB Master、AHB Slave、AHB Arbiter、SOC、Xilinx。© 2020 由 MECS Publisher 出版。由现代教育和计算机科学研究协会负责选择和/或同行评审
80 ns 指令周期时间 544 字片上数据 RAM 4K 字片上安全程序 EPROM (TMS320E25) 4K 字片上程序 ROM (TMS320C25) 128K 字数据/程序空间 32 位 ALU/累加器 16 16 位乘法器,乘积为 32 位 用于数据/程序管理的块移动 重复指令以有效利用程序空间 用于直接编解码器接口的串行端口 用于同步多处理器配置的同步输入 用于与慢速片外存储器/外设通信的等待状态 用于控制操作的片上定时器 单 5V 电源 封装:68 引脚 PGA、PLCC 和 CER-QUAD 用于 EPROM 编程的 68 至 28 引脚转换适配器插座 提供商用和军用版本 NMOS 技术: — TMS32020 200 纳秒周期时间 . . . . . . . . CMOS 技术: — TMS320C25 100 纳秒周期时间 . . . . . . . . — TMS320E25 100 纳秒周期时间 . . . . . . . . — TMS320C25-50 80 纳秒周期时间 . . . . .
此设计旨在为客户提供具有成本优化物料清单的即用型小型毫米波车内雷达传感器。在此设计中,由 PMIC 导轨(3.3V、1.8V 和 1.2V)供电的 AWRL6432 设备无需多个 DC-DC 转换器,并使设计具有极小的外形尺寸。为此板设计的天线能够提供 120°(方位角)× 120°(仰角)视场、3.5GHz 带宽和 6 至 7dBi 峰值增益,并采用高性能 Rogers ® RO3003 ® 材料。此参考设计还采用了 TI 的低成本、小型、低功耗 Derby PMIC 和 CAN PHY。板载连接器(J1、J2 和 J3)引出各种通信外设(UART、RS232、SPI、CAN、LIN、JTAG、I2C、GPIO)、SOP、PWR 和 GND,包括一个专用的 10 针连接器 (J1),用于直接连接 LP-XDS110,从而简化了电路板的操作。设计中使用的板载连接器间距为 1.27 毫米,这也有助于减小电路板的整体尺寸。
演示和套件 使用 PolarFire® FPGA 开发套件快速启动您的设计 PolarFire FPGA 开发套件是用户友好的评估平台,用于快速进行原型设计、演示特定应用以及分析所选 PolarFire FPGA 系列的特性和功能。开发非常简单,因为它有丰富且易于访问的演示指南、应用说明和示例设计。PolarFire FPGA 视频和成像套件提供特定的外设和组件,可实现涵盖智能嵌入式视觉应用(如机器视觉、热成像、游戏、视频监控、机器人、机器学习和人机界面 (HMI))的应用。PolarFire FPGA 评估套件具有板载 DDR4、DDR3、SPI 闪存和各种连接器,非常适合高速收发器评估、10 Gb 以太网、JESD204B、CPRI、BMR 等。 PolarFire FPGA Splash Kit 提供通用接口,用于评估和开发各种通用功能。有关更多信息,请访问 PolarFire FPGA 开发套件页面。