圣地亚哥州立大学电气与计算机工程系向学生传授电气与计算机工程领域的最新技术,包括嵌入式系统、人工智能、机器学习、无线通信、数字信号处理、电力电子、电力系统、生物电子、生物医学设备、数字电路、VSLI 设计、控制、多媒体、电磁学和计算机网络。该系的战略愿景是提供以质量、可及性和相关性为特征的教育。学生学习均衡的课程,以获得电气和计算机工程方面的坚实基础。该系受益于圣地亚哥当地电信和生物技术产业的蓬勃发展,通过校园实习和工业赞助项目为学生提供独特的机会。该系与许多顶级公司保持着密切的关系,包括高通、苹果、特斯拉、SDG&E、IBM、英特尔、科胜讯、诺斯罗普·格鲁曼、Cubic、通用原子、波音、Dexcom、Cymer、Viasat 等。
引言近年来,统计变异性 (SV) 对纳米 CMOS 电路时序的影响引起了广泛关注[1]–[8]。SV 使数字电路在关键路径延迟甚至功耗方面表现出非确定性性能,而不是确定性行为。SV 的主要来源包括随机掺杂波动 (RDF)、线边缘粗糙度 (LER) 和金属颗粒粒度 (MGG) [9]–[11]。这些来源影响器件电气性能指标,如阈值电压 (V th)、关态电流和亚阈值斜率 (SS),进而对电路行为产生重大影响。特别是,文献 [12]–[20] 广泛研究了工艺和随机变异性对传播延迟时间的影响。在一项开创性的工作中,作者提出了一个半解析模型来预测由 V th 变化引起的逻辑电路延迟分布 [12]。不同技术节点下由 RDF 引起的传播延迟变化是综合的
准混沌 (QC) 生成器是一类特殊的伪随机数生成器 (PRNG),在不同领域有多种实现方式。它们旨在生成某些数字序列的伪随机行为,以便以安全方式掩盖要处理或传输的信息 [1–5]。具体而言,QC 生成器非常适合加密,更广泛地说,适合对信号进行编码/解码以实现安全通信 [6–8]。因此,QC 生成器被认为特别适合在安全和隐蔽数据传输领域挖掘离散时间电路的潜力。过去,已提出使用余数系统 (RNS) 架构来实现 QC 生成器 [9],因为它们利用模块化算法,可以以直接的方式获得伪随机行为,并且具有关于超大规模集成电路 (VLSI) 部署、模块化、速度、容错和低功耗的有趣特性 [10]。本文重点介绍模块化算法的使用,不一定基于 RNS,以便获得可以连续映射到量子数字电路中的 QC 生成器的灵活实现。为此,QC 生成器可以通过非线性
摘要 - 单个频率 - 量子(SFQ)数字电路主要基于依赖可靠的基础过程的单元,这些过程利用超导地面平面作为活动元件和微带线互连的参考。与二进制信息相关的磁性弹力H / 2 E的量子对应于需要在太空中定位的磁场能量密度,以限制相邻细胞之间的相互作用。换句话说,除非在设计阶段仔细考虑电路,否则相互电感会损害正确的行为。我们对约瑟夫森传输线(JTL)细胞进行了广泛的研究,并具有不同的地面平面和偏置垫的不同地理配置。我们发现使用电感的使用有时会遵循远离直觉告诉的路径,这可能导致非优化的设计。在本文中,我们强调由于存在外部或内部磁场而引起的局限性。然后,我们将获得的性能与具有优化几何形状的性能进行了比较,从设计阶段考虑了磁场的存在。
由于浮点运算需要大量资源,使用传统计算范式在贝叶斯网络中实现推理(即计算后验概率)在能源、时间和空间方面效率低下。脱离传统计算系统以利用贝叶斯推理的高并行性最近引起了人们的关注,特别是在贝叶斯网络的硬件实现方面。这些努力通过利用新兴的非易失性设备,促成了从数字电路、混合信号电路到模拟电路的多种实现。已经提出了几种使用贝叶斯随机变量的随机计算架构,从类似 FPGA 的架构到交叉开关阵列等受大脑启发的架构。这篇全面的评论论文讨论了考虑不同设备、电路和架构的贝叶斯网络的不同硬件实现,以及解决现有硬件实现问题的更具未来性的概述。
哲学博士 (PhD),电气与计算机工程 2024 年 8 月 - 至今 佛罗里达大学,佛罗里达州盖恩斯维尔 理学硕士,电气与计算机工程 2022 年 8 月 - 2024 年 5 月 佛罗里达大学,佛罗里达州盖恩斯维尔 GPA 3.73 相关课程:可重构计算 1 和 2、VLSI 电路与技术、计算机架构、并行计算机架构、半导体器件制造实验室、硬件安全与信任简介、微电子制造技术、先进电子材料处理。 技术学士,电子工程 2018 年 8 月 - 2022 年 6 月 印度卡姆拉尼赫鲁理工学院 GPA 8.77 相关课程:VLSI 系统设计、数字系统设计、数字信号处理、问题求解编程、工程图形与设计、工程数学-III、Python 编程、微处理器与微控制器、网络分析与合成、数字电路(NPTEL)、通信网络(NPTEL)、嵌入式系统。技术技能
摘要 — 在过去十年中,近似计算 (AxC) 已被研究作为一种可能的替代计算范式。它已被用于降低传统容错方案(如三重模块冗余 (TMR))的开销成本。最近的提议之一是四重近似模块冗余 (QAMR) 的概念。QAMR 降低了相对于传统 TMR 结构的开销成本,同时保证了相同的容错能力。在本文中,我们提出了一种新的近似技术来实现 QAMR,并进行了设计空间探索 (DSE) 以找到 QAMR 帕累托最优实现。此外,我们为所提出的架构提供了一个新的多数表决器的设计。实验结果表明,对于 FPGA 和 ASIC 技术,分别有 85.4% 和 97% 的电路可以找到与 TMR 对应物相比实现面积和/或延迟增益的 QAMR 变体。索引词 — 容错;纠错;三重模块冗余;TMR;近似计算;四重近似模块冗余;QAMR;数字电路;近似计算
电气和电子工程领域的职业道路 完成该课程的毕业生将掌握电气和电子领域的技能和知识,专门从事应用和服务。 毕业生可以在该领域担任技术员,甚至可以创办自己的企业。 获得高级证书的合格人员应履行以下职责; 电气和电子学徒维修人员 电气和电子销售助理 模拟放大器设计工程助理 天线工程助理 音频工程助理 - 电气和电子 广播专业工程助理 电路设计工程助理 控制系统工程助理 广播电视广播系统工程助理。 数字电路设计工程助理 低压设备工程助理 微电子工程助理 过程仪表工程助理 雷达工程助理 信号工程助理 电视系统工程助理 这些课程使学习者能够学习、发展和实践电气和电子领域就业和/或职业发展所需的技能,从而获得文凭和高级文凭学习所需的能力。
摘要 — 偏置温度不稳定性 (BTI) 和热载流子退化 (HCD) 是主要的老化机制,经常通过晶体管测量或基于反相器 (INV) 的环形振荡器 (RO) 测量进行研究。然而,大规模数字电路通常用标准单元(如逻辑门)制造。在可靠性模拟流程中(例如,基于 SPICE 的标准单元特性与退化晶体管)必须对标准单元做出许多假设(例如负载电容、信号斜率、老化模型的不确定性等),并且可能导致较高的模拟不确定性。在这项工作中,我们建议用硅中的标准单元振荡器测量来验证这种标准单元特性。为此,我们提出以下新颖的贡献:1)首次基于从处理器中提取的逻辑路径对异构振荡器(一个 RO 中的多种不同单元类型)进行 BTI 和 HCD 测量。 2) 第一项工作探索了 BTI 和 HCD 对包含组合标准单元的振荡器的影响,即包含多个逻辑门的单个单元(例如与-或-反相器 (AOI) 单元和或-与-反相器 (OAI))和执行复杂操作(例如全加器)的单元。
一般改进《数字系统》第十版反映了作者对现代数字电子学发展方向的看法。在当今的工业界,我们看到了将产品快速推向市场的重要性。使用现代设计工具、CPLD 和 FPGA 可让工程师快速从概念发展到功能硅片。微控制器已经接管了许多曾经由数字电路实现的应用程序,DSP 也已用于取代许多模拟电路。令人惊奇的是,现在可以使用具有高级开发工具的硬件描述语言将微控制器、DSP 和所有必要的胶合逻辑整合到单个 FPGA 上。当今的学生必须接触这些现代工具,即使是在入门课程中。每位教育工作者都有责任找到最佳方法,让毕业生为职业生涯中将遇到的工作做好准备。近 40 年来,标准 SSI 和 MSI 部件一直是数字系统构建的“砖瓦”,现在已接近过时。这段时间所教授的许多技术都侧重于优化由这些过时设备构建的电路。必须从