– 从程序菜单(通常为 USB)中选择适当的 Com 端口;检查“在线”状态 – 无需填写所有字段。设备自带默认值。使用入门数据库(数据库打开) – 设置适合传感器的逻辑电平。有源传感器可能使用默认值,无源传感器可能需要在低速、高气隙下进行更改。 – 最小频率:转速表将速度解释为零的点。 – 要读取 RPM,标准化 = 60 ÷ 齿数 – 重要提示!!标准化 x 最小频率 = 分配给输出的值 – 重要提示!!无“零” – 单位 = RPM • 数字输出设置选项卡
OPA4H199-SEP 建立在现代放大器技术之上,使我们能够在输入端启用全共模范围,这对于监控电源轨上的电压至关重要。在监控这些电压时,如果放大器与高分辨率 ADC 配对,则失调电压对于确保通过信号链传输精确电平至关重要。OPA4H199-SEP 的失调电压为 0.895 mV (2) ,使其成为通用放大器产品组合中最精确的航天级放大器。该放大器的输出电流也具有 75 mA 的顶级性能,可用于驱动负载处的传感器,使其成为 TI 航天级通用放大器产品组合和放大器行业中输出电流最高的运算放大器。
TY-36 AC/DC 石英数字时钟 A 19 00 26 20 TV-38 声音/触摸控制开关 • 12 00 TV-41MK V 红外遥控器 twiCaset AAA 20 00 35 00 TV-42 条形/点电平表 •• 24 15 33 81 TV-43 3 数字面板表 • 29 00 38 00 TV-45 20 级条形/点音频电平显示 •• 38 45 46 14 TY-47 高级电子轮盘 AA 19 46 27 24 SM-222 7 波段 HI-FI 图形均衡器 • AA 2660 38 80 SM-328 4 通道专业彩色灯光控制器。 139 00
频率范围: 10W 时为 1.3 至 1.55 GHz 输出功率: 5W 时为 4.4 至 5 GHz 10W 时为 5.0 至 5.3 GHz 2W 时为 6.8 至 7.3 GHz 控制模式: 手动:3 个输出功率级别 远程:通过 HDT 发射器 输入电平:+13 dBm 至 +20 dBm 连接器: 电源:MS3112E12-3P 远程:D38999/24 2 x N 型母头(50 欧姆) 电源电压:9 - 36 V DC 保护功能:反向电压反向 RF 外壳:铣削铝 功耗:取决于输出功率 工作温度范围:-20 至 50 ºC 机械尺寸:251 x 127.5 x 94.5 mm 重量:约2.5 公斤
本文首先对开关配置中的 MOS 器件进行了深入研究。然后分析了改进的开关架构,以便更好地将它们集成到复杂的应用中 [4-8]。强调了使用串行接口进行数字控制的模拟开关的优势。具体来说,我们专注于由数字控制块启用或禁用的多通道开关的设计。展示了为实现而设计的内部结构、主要电气参数和布局。这些架构的验证是通过数字和晶体管级模拟、静态时间分析和噪声研究完成的。我们将在一个 8 通道系统上介绍当前的结果,该系统的工作频率从 2.5 MHz [6] 增加到 55 MHz 时钟信号,与逻辑电平的偏差很小 [7]。
在许多情况下,数字逻辑器件的功能或部分功能未使用,例如,当仅使用三输入与门的两个输入或仅使用 4 个缓冲门中的 3 个时。此类输入引脚不应保持未连接状态,因为外部连接处的未定义电压会导致未定义的操作状态。布局示例指定了在任何情况下必须遵守的规则。数字逻辑器件的所有未使用的输入必须连接到高或低偏置以防止它们浮动。应应用于任何特定未使用输入的逻辑电平取决于设备的功能。通常,它们将绑定到 GND 或 V CC ,以更有意义或更方便为准。浮动输出通常是可以接受的,除非该部件是收发器。
4.最坏情况特性是在输入代码从 0 转换到 255 时获得的,并且如果在 V OUT 或 V OUT 与 V CCA 之间连接了大于 75 Ω 的外部负载阻抗。已使用有源探头在 V OUT 与 AGND 之间测量了指定值。V OUT 与 AGND 之间未施加其他负载阻抗。所有输入数据均在时钟的上升沿锁存。在时钟的高电平(CLK = 高电平)期间,输出电压保持稳定(与输入数据变化无关)。在时钟从低电平转换到高电平(CLK = 低电平)期间,DAC 以透明模式运行(输入数据将直接传输到其相应的模拟输出电压(见图 5)。
原则上,进入 HF 通道的单端输入信号通过输入端的反相门被分解成差分信号。下面的电容电阻网络将信号分解成瞬态脉冲,然后由比较器将其转换为 CMOS 电平。比较器输入端的瞬态脉冲可以高于或低于共模电压 VREF,具体取决于输入位是从 0 变为 1 还是从 1 变为 0。比较器阈值根据预期的位转换进行调整。HF 通道比较器输出端的决策逻辑 (DCL) 测量信号瞬态之间的持续时间。如果两个连续瞬态之间的持续时间超过某个时间限制(例如低频信号的情况),DCL 会强制输出多路复用器从高频切换到低频通道。
I 锁相环 (PLL) 合成器调谐系统 II 2 C 总线和 3 线总线,可通过引脚 BUSMODE 选择 I 通过总线输出 7 位 IF 计数器 I 通过总线输出 4 位电平信息 I 软静音 I 信号相关的单声道到立体声混合 [立体声噪声消除 (SNC)] I 信号相关的高切控制 (HCC) I 软静音、SNC 和 HCC 可通过总线关闭 I 免调节立体声解码器 I 自主搜索调谐功能 I 待机模式 I 两个软件可编程端口 I 总线使能线,用于将总线输入和输出线切换到 3 态模式
模拟混频器由键控信号控制,以在视频 DAC 的输出和模拟 RGB 输入之间切换。模拟 RGB 输入需要以直流耦合的方式与模拟混频器接口,而且这些 RGB 输入仅限于没有同步电平基座的 RGB 信号。可以通过设置 I 2 C 总线位 KEN = 1 来启用键控控制。可以生成两种键控:一种是外部键(当 KMOD[2:0] 全部为逻辑 0 时来自 EXTKEY 引脚),另一种是内部像素色键(当 KMOD[2:0] 不全部为逻辑 0 时)通过将输入像素数据与内部 I 2 C 总线寄存器值 KD[7:0] 进行比较而生成。受 KMOD[2:0] 位控制,有 4 种方式可以比较像素数据(见表 8)。