研发技术集成电路设计:• 带有 PMU 和 EHU 的 MCU 的开发• 机器学习在 IC 布局中的应用• 印刷、可重构、自修复、无电池、柔性、纸基、生物、生物相容性、液体、瞬态、可食用和表皮电子产品的开发• 关键技术的开发• 为更多摩尔应用开发逻辑核心设备、DRAM、Flash 和 NVM 技术• 新兴存储设备的开发,包括 FeRAM、MRAM、CBRAM、OxRAM、聚合物存储器和基于 DNA 的海量存储设备• 新型逻辑设备的开发,包括 SpinFET、Neg-C FET、Mott FET、NEMS 和拓扑绝缘体• 为超越摩尔 (MtM) 应用开发超越 CMOS 设备,包括 PUF 和 RNG• 新型架构的开发,包括 GAA 设备、3D 堆叠以及 CMOS 与超越 CMOS 的共集成
CMS-A-CC-1-1-TH:数字逻辑核心课程1:理论:04学分:60小时集成电路:(5小时)双极逻辑系列:DTL,TTL Not Gate,TTL NAND NAND NAND GATE,TTL NAND NON GATE,TTL NON GATE,TTL NOR GATE,TTL NON GATE,OPEN COLLECTOR,FANOR,fan-in-fan-in,fan,Out; MOS Logic Families: NMOS, PMOS, CMOS, SSI, MSI, LSI and VLSI classification Number Systems : (5 hours) Weighted and Non-Weighted Codes, positional, Binary, Octal, Hexadecimal, Binary coded Decimal (BCD), Gray Codes, Alphanumeric codes, ASCII, EBCDIC, Conversion of bases, Parity bits, Single Error bit detection and校正代码:锤击代码,固定和浮点算术:加法,减法,乘法和除法。Boolean Algebra: (8 hours) Fundamentals of Boolean Expression: Definition of Switching Algebra, Basic properties of Switching Algebra, Huntington's Postulates, Basic logic gates (AND, OR, NOT), De- Morgan's Theorem, Universal Logic gates (NAND, NOR), Minterm, Maxterm, Minimization of Boolean Functions using K-Map up-to four variables, Two level and multilevel使用逻辑门实现,简化逻辑表达式。组合电路:(20小时)一半加法器,完整加法器(3位),半减法器,全部减法器(3位)以及使用基本逻辑大门(OR和,不是)和通用逻辑门(NAND&NOR)(NAND&NOR),Multibit Adder-ripple-ripp-ripp-cruction-nourter corral and and and and and bcd aDder,bcd adder a adder a adder a dractor bcd adder a adder a dracter,bcd adder a adder,1 and and and and and and and bcd adder a adder a adder a adder,1 1位,2位,3位和4位比较器使用基本逻辑门。数据选择器 - 多工器:扩展(级联),还原,功能实现,通用函数实现,多功能实现。