当 CS 为高电平时,TMP121 和 TMP123 会持续将温度转换为数字数据。CS 必须保持高电平至少一个转换时间(最大 320ms)才能更新温度数据。从 TMP121 和 TMP123 读取温度数据时,需要将 CS 拉低,这将导致任何正在进行的转换终止,并使器件进入模拟关断状态。在模拟关断期间,静态电流降至 1µA。一旦 CS 被拉低,在 CS 下降之前最后一次完成的转换的温度数据将被锁存到移位寄存器中,并在 SCK 下降沿的 SO 上输出。16 位数据字首先输出符号位,然后是 MSB。在提高 CS 之前可以读取 16 位字的任何部分。TMP121 和 TMP123 通常需要 0.25 秒才能完成转换,在此期间消耗 50µA 电流。如果 CS 保持高电平的时间超过一个转换时间周期,则 TMP121 和 TMP123 将进入空闲模式 0.25 秒,仅需 20 µA 电流。每 0.5 秒开始一次新转换。图 2 描述了 TMP121 和 TMP123 的转换时序。
当为高电平(或开路)时,A/D 将以每 40,002 个时钟脉冲等间隔的测量周期自由运行。如果为低电平,转换器将继续进行其正在进行的整个测量周期,然后只要 R/H 保持为低电平,转换器就会保持此读数。一个短正脉冲(大于 300 纳秒)现在将启动一个新的测量周期,从 1 到 10,001 个自动归零计数开始。如果脉冲在完成整个测量周期(40,002 个计数)之前发生,则不会识别它,转换器将简单地完成其正在进行的测量。一个完整的测量周期已完成的外部指示是第一个选通脉冲(见下文)将在该周期结束后 101 个计数后发生。因此,如果 Run/HOLD 为低电平并且至少保持 101 个计数为低电平,则转换器处于保持状态并准备在脉冲为高电平时开始新的测量。
当为高电平(或开路)时,A/D 将以每 40,002 个时钟脉冲等间隔的测量周期自由运行。如果为低电平,转换器将继续进行其正在进行的整个测量周期,然后只要 R/H 保持为低电平,转换器就会保持此读数。一个短正脉冲(大于 300 纳秒)现在将启动一个新的测量周期,从 1 到 10,001 个自动归零计数开始。如果脉冲在完成整个测量周期(40,002 个计数)之前发生,则不会识别它,转换器将简单地完成其正在进行的测量。一个完整的测量周期已完成的外部指示是第一个选通脉冲(见下文)将在该周期结束后 101 个计数后发生。因此,如果 Run/HOLD 为低电平并且至少保持 101 个计数为低电平,则转换器处于保持状态并准备在脉冲为高电平时开始新的测量。
SSI 输出格式 标准 • 空闲状态下,信号线“Data +”和“Clock +”处于高电平 (5 V)。 • 时钟信号首次从高电平切换到低电平时,开始传输数据,其中当前信息(位置数据 (D n ) 和特殊位 (S))存储在编码器中。 ± • 最高位 (MSB) 通过第一个脉冲上升沿应用于编码器的串行数据输出。 • 下一个连续的低位通过每个后续的脉冲上升沿传输。 • 传输最低位 (LSB) 后,数据线切换到低电平,直到单稳态触发器时间 T m 到期。 • 直到数据线再次切换到高电平或时钟暂停时间 T p 到期,才能开始后续数据传输。 • 时钟序列完成后,单稳态触发器时间 T m 通过最后一个脉冲下降沿触发。 • 单稳态触发器时间 T m 决定最低传输频率。
时钟使能 (CKE) 将时钟门控到 SDRAM。如果 CKE 与时钟同步变为低电平(设置和保持时间与其他输入相同),则内部时钟从下一个时钟周期开始暂停,只要 CKE 保持低电平,输出和突发地址的状态就会冻结。CKE 变为低电平后,从下一个时钟周期开始,所有其他输入都将被忽略。当所有存储体处于空闲状态且 CKE 与时钟同步变为低电平时,SDRAM 从下一个时钟周期开始进入断电模式。只要 CKE 保持低电平,SDRAM 就会保持断电模式,忽略其他输入。断电退出是同步的,因为内部时钟被暂停。当 CKE 在时钟高电平沿之前至少“1CLK + t SS ”变为高电平时,SDRAM 将从同一时钟沿变为活动状态,接受所有输入命令。存储体地址 (BA0、BA1)
传输使能输入。内部下拉。TXENABLE 有两个用途。在所有模式下,TXENABLE 必须为高电平,才能启用 DAC 的 DATA。当 TXENABLE 为低电平时,数字逻辑部分被强制为全 0,并且任何输入数据都被忽略。在交错数据模式下,TXENABLE 可用于将数据同步到通道 A 和 B。第一个 A 通道样本应与 TXENABLE 的上升沿对齐。
CD4017BC 和 CD4022BC 的配置允许中速操作并确保无风险计数序列。10/8 解码输出通常处于逻辑“0”状态,仅在其各自的时隙进入逻辑“1”状态。每个解码输出保持高电平 1 个完整时钟周期。进位输出信号每 10/8 个时钟输入周期完成一个完整周期,并用作任何后续阶段的纹波进位信号。
a.逻辑高电平下的共模瞬变抗扰度是共模脉冲 V CM 上升沿上的最大可容忍(正)dV CM /dt,以确保输出将保持在逻辑高状态(即 V O > 2.0V)。逻辑低电平下的共模瞬变抗扰度是共模脉冲信号 V CM 下降沿上的最大可容忍(负)dV CM /dt,以确保输出将保持在逻辑低状态(即 V O < 0.8V)。
MCP9804 带有用户可编程寄存器,可为温度传感应用提供灵活性。寄存器允许用户选择设置,例如关断或低功耗模式以及温度警报窗口限制和临界输出限制的规范。当温度变化超出指定的边界限制时,MCP9804 会输出警报信号。用户可以选择将警报输出信号极性设置为低电平有效或高电平有效比较器输出(用于恒温器操作),或设置为温度警报中断输出(用于基于微处理器的系统)。警报输出也可以配置为仅临界温度输出。