Loading...
机构名称:
¥ 1.0

Sandia 开发了一种结构化 ASIC,它通过使用预先合格的基础阵列,可以实现快速周转、降低非经常性工程 (NRE) 和开发成本,并降低开发风险。结构化 ASIC 是一种使用 ViASIC ® Via-Mask 技术的金属通孔可配置、规则结构状结构。Sandia 的结构化 ASIC 经过分区以实现电源排序和冗余,还允许关闭未使用的晶体管以最大限度地降低功耗、静态电流和光电流。还提供包含封装去耦电容器的选项。目前,已经开发了两个产品平台:Eiger ViArray 数字抗辐射结构化 ASIC 和 Whistler ViArray 混合信号抗辐射结构化 ASIC。

CMOS7 抗辐射技术

CMOS7 抗辐射技术PDF文件第1页

CMOS7 抗辐射技术PDF文件第2页

相关文件推荐

2022 年
¥1.0
2021 年
¥1.0
2024 年
¥1.0
2023 年
¥5.0
2024 年
¥1.0
2023 年
¥14.0
2024 年
¥6.0
2025 年
¥5.0
2020 年
¥1.0
2023 年
¥1.0
2024 年
¥7.0
2021 年
¥2.0
2025 年
¥1.0
2022 年
¥1.0
2021 年
¥1.0
2024 年
¥1.0
2025 年
¥2.0
2024 年
¥2.0
2022 年
¥1.0
2023 年
¥1.0
2024 年
¥3.0
2023 年
¥1.0
2022 年
¥1.0
2020 年
¥1.0
2020 年
¥1.0
2024 年
¥4.0
2024 年
¥1.0
2024 年
¥6.0