最低级别,故障与技术有关。金属或多晶硅信号线中的短路或开路等物理缺陷会改变电压、开关时间和其他属性。3 外部干扰也在这个级别起作用,影响信号线、电荷存储和其他属性。在逻辑级别,数字系统由门和存储元件建模,所有信号都表示为二进制值。低级容错策略旨在检测或屏蔽产生错误逻辑值的故障。由于其简单性,“卡住”模型是最广泛使用的逻辑故障模型,假设故障在信号线上表现为固定的逻辑值。更复杂的模型是“桥接”故障,其中信号线之间的耦合导致一条线的逻辑值影响另一条线的值。其他复杂故障会改变门的基本逻辑功能,这在可编程逻辑阵列中经常发生,其中 AND/OR 阵列中连接的存在或不存在会导致在功能中添加或删除蕴涵项。在更高的抽象级别(寄存器、算术逻辑单元、处理器等)故障通常表现为模块行为的变化,由其真值表或状态表表示。在此级别,故障建模通常更抽象,以方便在行为级别进行模拟;因此,通常会牺牲准确性。
在最低层次上,故障与技术有关。金属或多晶硅信号线的短路或开路等物理缺陷会改变电压、开关时间和其他特性。3 外部干扰也在这个层次上起作用,影响信号线、电荷存储和其他特性。在逻辑层次上,数字系统由门和存储元件建模,所有信号都表示为二进制值。低级容错策略旨在检测或屏蔽产生错误逻辑值的故障。由于其简单性,“卡住”模型是最广泛使用的逻辑故障模型,该模型假设故障在信号线上表现为固定的逻辑值。更复杂的模型是“桥接”故障,其中信号线之间的耦合导致一条线的逻辑值影响另一条线的值。其他复杂故障会改变门的基本逻辑功能,这在可编程逻辑阵列中经常发生,其中 AND/OR 阵列中连接的存在或不存在会导致功能中添加或删除蕴涵项。在更高的抽象级别(寄存器、算术逻辑单元、处理器等)中,故障通常表现为模块行为的变化,由其真值表或状态表表示。在此级别,故障建模通常更抽象,以方便在行为级别进行模拟;因此,通常会牺牲准确性。
为了概述成人大脑中目标导向行为的行动时间背后的复杂生物节律,我们采用了基于控制系统理论的布尔代数模型。这表明大脑的“计时器”反映了代谢的兴奋-抑制平衡,而目标导向行为(信号变化的最佳范围)背后的健康时钟由大脑层面之间并行序列的 XOR 逻辑门维持。使用真值表,我们发现 XOR 逻辑门反映了各层面之间健康、受控的行动时间事件。我们认为,行动时间的大脑时钟在由经验塑造的多层次、并行序列复合体中活跃。我们展示了从原子级到分子、细胞、网络和区域间各个层面的行动时间代谢成分,它们以并行序列的方式运行。我们采用热力学观点,认为时钟基因计算自由能与熵的关系,并作为主控制器逐级推导出行动时间,并表明它们是信息的接收器和发射器。我们认为,受调控的多级行动时间过程对应于玻尔兹曼微观和宏观状态的热力学定理,并且可用的代谢自由能熵矩阵决定了大脑在特定时刻的可逆状态,以实现与年龄相适应的时序特性。因此,健康的时间尺度不是活动的精确纳秒或毫秒数,也不是行动时间慢与行动时间快的简单表型区别,而是包含一系列可变性,这取决于分子的大小和受体、蛋白质和 RNA 异构体的组成的动态。
表 1 扩展 PCR17 的摘要值 ...................................................................................................... 17 表 2 扩展 PCR18 的摘要值 ...................................................................................................... 18 表 3. MLE 标头结构 ............................................................................................................. 22 表 4. MLE/SINIT 功能字段位定义 ...................................................................................... 24 表 5. SINIT/MLE 功能的真值表 ............................................................................................. 25 表 6. SGX 索引内容 ............................................................................................................. 79 表 7. IA32_SE_SVN_STATUS MSR (0x500) ............................................................................. 79 表 8. 经过身份验证的代码模块格式 ............................................................................................. 83 表 9. AC 模块标志说明 ............................................................................................................. 86 表 10. 芯片组 AC 模块信息表 ................................................................................................ 88 表 11. 芯片组 ID 列表 ............................................................................................................. 90 表 12. TXT_ACM_CHIPSET_ID 格式 ...................................................................................... 90 表 13. 处理器 ID 列表 .......................................................................................................... 91 表 14. TXT_ACM_PROCESSOR_ID 格式 ...................................................................................... 91 表 15. TPM 信息列表 ............................................................................................................. 91 表 16. TPM 功能字段 ............................................................................................................. 92 表 17 ACM 版本信息列表 ............................................................................................................. 93 表 18 芯片组 ID 列表 ............................................................................................................. 94 表 19 芯片组 2 ID 列表 ............................................................................................................. 95 表 20 TXT_ACM_CHIPSET_ID_2 格式 ............................................................................................. 95 表 21 处理器 ID 列表 ............................................................................................................. 96 表 22 TPM 信息列表 ............................................................................................................. 97 表 24. 处理器启动的 Intel ® TXT 关闭的类型字段编码 ................................101 表 25. TPM 局部地址映射 ...................................................................................................... 112 表 26. Intel ® 可信执行技术堆 ................................................................................................ 113 表 27. BIOS 数据表 ................................................................................................................ 116 表 28. MLE 标志字段位定义 ................................................................................................ 117 表 29. OS 到 SINIT 数据表 ................................................................................................ 119 表 30. SINIT 到 MLE 数据表 ................................................................................................ 122 表 31. SINIT 内存描述符记录 ................................................................................................ 123 表 32 扩展堆元素注册表 ........................................................................................................ 125 表 33. AUX 数据结构 ................................................................................................................ 140 表 34. SINIT 退出并返回 MLE 时的平台状态 ........................................................................ 142 表 35. 事件类型........................................................................................................... 146 表 36. 通用 TXT.ERRORCODE 寄存器格式 .......................................................................... 153 表 37. CPU 发起的 TXT 关闭的 TXT.ERRORCODE 寄存器格式 ................................................ 153 表 38. ACM 发起的 TXT 关闭的 TXT.ERRORCODE 寄存器格式 ............................................................. 154 表 39. TPM 系列 2.0 NV 存储矩阵 ......................................................................................... 156................................................. 142 表 35. 事件类型 .......................................................................................................... 146 表 36. 通用 TXT.ERRORCODE 寄存器格式 ................................................................ 153 表 37. CPU 发起的 TXT 关闭的 TXT.ERRORCODE 寄存器格式 ................................................ 153 表 38. ACM 发起的 TXT 关闭的 TXT.ERRORCODE 寄存器格式 ................................................ 154 表 39. TPM 系列 2.0 NV 存储矩阵 ............................................................................................. 156................................................. 142 表 35. 事件类型 .......................................................................................................... 146 表 36. 通用 TXT.ERRORCODE 寄存器格式 ................................................................ 153 表 37. CPU 发起的 TXT 关闭的 TXT.ERRORCODE 寄存器格式 ................................................ 153 表 38. ACM 发起的 TXT 关闭的 TXT.ERRORCODE 寄存器格式 ................................................ 154 表 39. TPM 系列 2.0 NV 存储矩阵 ............................................................................................. 156