摘要。为了产生随机或伪随机二进制序列,使用在科学的不同分支(例如加密,仿真,数学,随机或伪随机二进制生成器)中所必需的。获得的随机字符串必须具有高时期和线性复杂性,并且必须通过随机性的统计测试,以确保它们有效地随机。发电机的开发必须考虑到以上并在每个阶段进行控制以获得良好的最终结果。简单地结合设计较差的加密组件可能会导致发电机不足。该项目解释了开发可靠的二进制生成器的方法。本演示文稿中提出的发电机的基本组件是线性反馈移位寄存器(LFSR),由于其序列的线性性,需要将设备用于组合,例如多路复用器。和布尔功能可以达到更长的时期,并在结果链中具有非线性行为。
监视输出电流,如果达到预设电流,则切断异常的分支输出。使用警报显示和跳闸警报输出 (TRP) 来通知状态。警报显示将在电流和警报代码 (A11) 之间交替显示。异常电流检测设置范围:0.5 至 4.0 A(S8M-CP04-RS:0.5 至 0.38 A),以 0.1-A 为单位。可以设置两种异常电流跳闸类型中的任一种。标准检测:100 毫秒内跳闸。(如果超过设定值的电流流动 80 毫秒或更长时间,则被检测为异常电流并在 20 毫秒内切断电源。)瞬时检测:20 毫秒内跳闸。 (如果超过设定值的电流持续 10 毫秒或更长时间,则检测为异常电流并在 10 毫秒内切断电源。)(有关设定步骤,请参阅第 14 页。)
完成了多路复用器和解复用器的设计,以优化设计参数,即与现有的使用可逆逻辑的设计相比,量子成本、垃圾输出、延迟和门依赖性。II 提出的方法文献中存在更多的可逆门[9]-[14],其中托福利门(TG),弗雷德金门(FRG),佩雷斯门(PG),费曼门(FG)和r门是目前用于多路复用器和解复用器识别的最常用的门。最近提出的[15]多路复用器布局选择使用FRG进行评估,本文介绍了设计。当前使用FRG门的布局实现的量子成本为15,需要总共三个FRG门才能实现。FRG门是一个3*3的可逆门,有3个输入(A、B、C)和3个输出(P、Q、R)。 FRG 门的输出定义如下:P=A,Q=A`B+AC,R=A`C+AB,量子成本为 5。任何可逆电路都可以使用它来设计。在基于可逆逻辑施加任何独特功能之前,布局约束需要根据要求进行优化。因此,在设计一个
摘要 — 太赫兹 (THz) 无线网络有望催化第五代 (B5G) 时代。然而,由于 THz 链路的方向性和视距需求,以及 THz 网络的超密集部署,介质访问控制 (MAC) 层需要面对许多挑战。更详细地说,通过结合能够在复杂且频繁变化的环境中提供“实时”解决方案的人工智能 (AI),重新考虑用户关联和资源分配策略的必要性变得显而易见。此外,为了满足多个 B5G 应用的超可靠性和低延迟需求,需要新颖的移动性管理方法。在此基础上,本文提出了一种整体的 MAC 层方法,该方法可实现智能用户关联和资源分配,以及灵活和自适应的移动性管理,同时通过最小化阻塞来最大限度地提高系统的可靠性。更详细地,记录了一种快速集中的联合用户关联、无线电资源分配和阻塞避免,该方法通过一种新颖的元启发式机器学习框架实现,可最大限度地提高 THz 网络性能,同时将关联延迟最小化大约三个数量级。为了在接入点 (AP) 覆盖范围内支持移动性和避免阻塞,讨论了一种用于波束选择的深度强化学习 (DRL) 方法。最后,为了支持相邻 AP 覆盖区域之间的用户移动性,报告了一种基于 AI 辅助快速信道预测的主动切换机制。
量子态初始化或量子态准备 (QSP) 是量子算法中的一个基本子程序。在最坏的情况下,一般的 QSP 算法由于需要应用多个控制门来构建它们而成本高昂。在这里,我们提出了一种算法,该算法可以检测给定的量子态是否可以分解为子态,从而提高在初始化具有一定程度解缠状态时编译 QSP 电路的效率。通过消除量子多路复用器的控制来实现简化,从而显著减少电路深度和 CNOT 门的数量,并且执行和编译时间比以前的 QSP 算法更短。从深度和 CNOT 门数量方面的效率来看,我们的方法与文献中的方法不相上下。但是,在运行时间和编译效率方面,我们的结果明显更好,实验表明,通过增加量子比特的数量,方法的时间效率之间的差距会增加。
商标 ANSI 是美国国家标准协会的注册商标。COMMON LANGUAGE 是注册商标,CLEI、CLLI、CLCI 和 CLFI 是贝尔通信研究公司的商标。DACScan 是 AT&T 的注册商标。DANTEL 是 Dantel, Inc. 的注册商标。DEC 是 Digital Equipment Corporation 的商标。FIND-R-SCOPE 是 F. J. W. Industries, Inc. 的注册商标。Gateway 2000 是 Gateway 2000, Inc. 的商标。Hayes 是注册商标,V-Series 是 Hayes Microcomputer Products, Inc. 的商标。HP 是惠普公司的注册商标。IBM 是国际商业机器公司的注册商标。MS-DOS 和 Microsoft 是注册商标,Windows 是 Microsoft Corporation 的商标。NEC 是 NEC Corporation 的注册商标。National Electrical Code 是美国国家消防协会的注册商标。Penril 是 Penril Corporation 的注册商标。 5ESS、DACScan、LGX、Paradyne、Safari、SLC、ST、Teletype 和 Western Electric 是 AT&T 的注册商标。SUN 是 SUN Microsystems, Inc. 的注册商标。SPARC 是 SPARC International, Inc. 的注册商标,独家授权给 SUN Microsystems, Inc.。Toshiba 是东芝公司的注册商标。UL 是 Underwriters Laboratories Inc. 的注册商标。
多模态学习研究的核心在于有效利用多模态之间的融合表示。然而,现有的双向跨模态单向注意力只能利用从一个源到一个目标模态的模态间相互作用。在模态数量有限且交互方向固定的情况下,这确实无法释放多模态融合的全部表达能力。在本文中,提出了多路多模态变换器(MMT),通过单个块而不是多个堆叠的跨模态块同时探索每个模态的多路多模态互相关。MMT 的核心思想是多路多模态注意力,其中利用多种模态来计算多路注意张量。这自然有利于我们开发全面的多对多多模态交互路径。具体而言,多路张量由多个相互连接的模态感知核心张量组成,这些核心张量由模态内交互组成。此外,张量收缩操作用于研究不同核心张量之间的模态间依赖关系。本质上,我们基于张量的多路结构允许将 MMT 轻松扩展到与任意数量的模态相关的情况。以 MMT 为基础,进一步建立分层网络,以递归方式将低级多路多模态交互传输到高级交互。实验表明,MMT 可以实现最先进或相当的性能。
6 Assoc.Professor,ECE部,Seshadri Rao Gudlavalleru工程学院,Gudlavalleru -521356,A.P.,印度A.P.,A.P.,India Abstract多路复用器(或MUX)是一个数字电路,它选择了几个模拟或数字输入信号之一,并将选定的输入转发到单个线条中。多路复用器也称为数据选择器。以不同方式实施的多路复用器。绝热逻辑由于热力学过程而消散了较少的能量损失,在这种过程中没有能量交换。绝热逻辑与切换活动的概念一起工作,该概念通过将存储的能量恢复到供应中来降低功率。这些电路是使用可逆逻辑来节省能量的低功率电路。在这三个多路复用器中,使用CMOS逻辑和两种绝热逻辑方法(即有效的电荷恢复逻辑(ECRL)和时钟绝热逻辑(CAL)实现。这些电路是设计,模拟和合成的。结果表明,与ECRL和CMOS逻辑相比,CAL设计消耗的功率更少。引入现代数字系统中功耗的重要性已大大增加。由于电池提供的有限电源,这些设备中涉及的电路必须设计为减少功率。还需要昂贵的噪音冷却机械,电池和电源保护电路。多路复用器是数字设计中必不可少的组成部分。收到二进制信息在数据密集型设计中广泛使用。因此,最小化多路复用器的功率耗散是低功率设计的主要关注点之一。大多数节电技术涉及电源的缩放,这会导致阈值泄漏的大幅度增加,从而在过程变化中引起了不确定的电流。因此,需要其他某些与电压缩放无关的技术。已经发现,计算和功率耗散之间存在基本联系。也就是说,如果可以以某种方式实施计算而没有任何信息损失,那么它所需的能量可能会降低到零。可以通过以可逆的方式执行所有计算来实现。因此,在充电转移阶段的最低功耗称为绝热切换。基于CMOS的常规设计在切换过程中消耗了很多能量。绝热开关技术在充电过程中通过PMOS减少了能量耗散,并重用在放电阶段存储在负载电容器上的某些能量。背景一个多路复用器是具有2N输入线和单个输出线的组合电路。简单地,多路复用器是多输入和单输出组合电路。
信息可以通过量子单元内电子电荷的配置进行编码 [5]。在 QCA 中,没有电流流动。单元内的一对电子根据电子相互作用的原理改变其位置。QCA 技术是绕过基于晶体管的器件的理想解决方案,因为它在功耗和速度方面存在许多限制 [3]。QCA 技术具有许多有趣的特性,例如低功耗、高频处理和小特征尺寸 [6]。数字系统的当前趋势是降低电路的复杂性;在这种情况下,QCA 会派上用场。在这项工作中,提出了一种新的 2:1 QCA-MUX 结构。所提出的门在面积、复杂性(单元数)和成本方面都更胜一筹。2. 背景
摘要。量子点蜂窝自动机(QCA)技术是CMOS技术的一种有希望的替代纳米级技术。在数字电路中,多路复用器是最重要的组件之一。在这项研究中,使用多数门和逆变器门提出了有效的单层2至1 QCA多路复用器电路。此外,使用此2至1多路复用器电路实现了有效的4至1和8至1 QCA多路复用器电路。开发的多路复用器电路是在qcadesigner工具中实现的。根据结果,开发的2至1、4至1和8至1多路复用器电路利用16(0.01μm2),96(0.11μm2)和286(0.43μm2)QCA Cell(面积)。结果表明,与现有多路复用器电路相比,提议的8至1多路复用器电路将成本降低约25%-99%。