获取独家产品信息,尽享促销优惠!立即订阅,不容错过
* 限···时··优惠
氧化物半导体吸引了对互补金属 - 氧化金属 - 半导体(CMOS)后端(BEOL)兼容设备的兴趣,用于整体3维(3D)集成。要获得高质量的氧化物/半导体界面和大量半导体,至关重要的是增强氧化物半导体晶体管的性能。原子层沉积(ALD)氧化二颗粒(在2 O 3中)的性能卓越,例如高驱动电流,高迁移率,陡峭的亚阈值斜坡和超薄通道。在这项工作中,使用C – V和电导方法系统地研究了ALD的MOS栅极堆栈中ALD的MOS栅极堆栈中的界面和块状陷阱。直接从C – V测量中的累积电容直接实现了0.93 nm的低EOT,表明高质量的门氧化物和氧化物/半导体界面。在2 O 3中的批量缺陷确定了子量的能级,可以通过TCAD模拟C – V和G - V特性来负责G p /ω与ω曲线的电导峰值。从C - V测量中提取1×10 20 /cm 3的高N型掺杂。使用电导法实现了3.3×10 cm-3 ev-1的状态(DOS)的高尺寸(DOS),这有助于高N型掺杂和高电子密度。高N型掺杂进一步确定通道厚度缩放的能力,因为电荷中性水平在导带中深入对齐。