图 5-16 由于 ADC 孔径不确定性(抖动)导致的采样幅度误差 ............................................................................................................................. 102 图 5-17 预测的 AD6644 SNR 与各种模拟输入频率的时钟抖动 ............................................................................................................. 103 图 5-18 典型的高质量本振 SSB 相位噪声规格 ............................................................................................................................. 105 图 5-19 由于 DNL 导致的 ADC 量化误差 [Brannon 之后,111] ............................................................................. 106 图 5-20 高性能 AD6644 14 位多级 ADC 的架构 [模拟,107] ............................................................................................. 106 图 5-21 应用宽带抖动来改善 ADC SFDR ............................................................................................. 107 图 5-22 添加抖动信号后 AD6644 杂散性能的改善[模拟,107] ................................................................................ 108 图 5-23 由于 HF 拥塞而预测的平均可用抖动功率(下限) ............................................................................................. 109 图 5-24 数字下变频器 ............................................................................................. 110 图 5-25 NCO 作为复杂(正交)直接数字合成器 ............................................................. 112 图 5-26 实用抽取 CIC 滤波器 - 积分器、抽取器和梳状器 ............................................. 113 图 5-27 CIC 的频率响应显示混叠的影响(M=100、L=4、R=1) ............................................................................................................. 113 图 5-28 CIC 滤波器的频率响应与 L 的关系
主要关键词