Loading...
机构名称:
¥ 1.0

SpaceWire 的主要优势之一是其复杂度低(因此门数少),并且可以轻松地在 ASIC 和 FPGA 中实现。SpaceWire 接口可以在大约 5000 到 8000 个逻辑门中实现。这使得可以在 FPGA 或 ASIC 上包含一个或多个 SpaceWire 接口以及应用逻辑或微型计算机。SpaceWire 使用数据选通编码,其中串行数据信号和选通信号通过两个差分对发送。选通信号的定义使得时钟恢复只需将数据和选通信号进行异或即可实现。无需锁相环,因此可以轻松地在任何数字 ASIC 或 FPGA 设备中实现 SpaceWire 接口。数据选通编码还具有良好的偏差容差。

SpaceWire 数据表

SpaceWire 数据表PDF文件第1页

SpaceWire 数据表PDF文件第2页

相关文件推荐

2024 年
¥1.0
2024 年
¥1.0
2022 年
¥1.0
2025 年
¥1.0
2021 年
¥1.0
2022 年
¥2.0
2024 年
¥1.0
2024 年
¥1.0
2023 年
¥1.0
2024 年
¥1.0
1996 年
¥1.0
2024 年
¥1.0
2023 年
¥2.0
2025 年
¥1.0
2020 年
¥1.0
2024 年
¥1.0
1900 年
¥1.0
2025 年
¥1.0
2024 年
¥2.0
2024 年
¥1.0
2024 年
¥1.0
2020 年
¥1.0
2024 年
¥1.0
2024 年
¥1.0
2024 年
¥1.0
2024 年
¥1.0
2024 年
¥1.0
1900 年
¥1.0
2024 年
¥1.0