摘要 开源指令集架构 RISC-V 在首次发布后就引起了人们的关注。该 ISA 提供了一组精简且可扩展的指令,而不会损害典型处理器的任何功能。2020 年,阿尔托大学启动了一个 RISC-V 处理器项目,以在阿尔托大学开展处理器研究并将其用作其他项目的 CPU。在此项目期间,称为“A-core”的处理器已发展成为一个功能强大的内核,可以驱动各种外围设备并运行汇编或 C 程序。本论文的目标是通过开发基于 RISC-V 的自动化开发平台来设计 A-core 的完整物理实现。通过开发物理实现,可以在实际物理约束下验证和确认处理器。此外,物理实现允许更广泛地开发软件,将处理器用作教学和驱动其他芯片的一部分。在这项工作期间开发的基于 RISC-V 的自动化开发环境提供了设计和研究物理实现的工具。该环境还提供了验证和确认工具,以便能够以最小的缺陷制造实现。因此,A-core 的物理实现包括在设计过程中添加的所有功能,例如加速器、流水线和微小的结构变化,并使用自动化开发环境工具验证了设计。该设计最终被送去制造。从制造商那里到达后,必须通过测量来验证设计,之后才能说它完全可以正常工作,并且可以在阿尔托大学未来的工作中使用。
主要关键词