Loading...
机构名称:
¥ 3.0

摘要。这项工作介绍了综合征编码(SDITH)签名方案的第一个硬件实现,该方案是NIST PQC过程中标准化后量子安全数字签名方案的候选者。sdith的硬度基于基于保守的代码假设,它使用了多方 - 机票(MPCITH)结构。这是基于传统解码问题的基于代码的签名方案的第一个硬件设计,仅在野餐之后仅是MPCITH构造的第二个硬件。这项工作提出了优化的设计,以实现最佳的区域效率,我们使用Time-Area产品(TAP)度量进行评估。这项工作还通过将签名生成算法分为两个阶段,即OfflINE和在线阶段,以优化整体时钟周期计数,也提出了一种新颖的硬件体系结构。针对所有SDITH参数(包括NIST安全水平)的参数构成了密钥生成,签名生成和签名验证的硬塑料设计,既综合征解码基本场(GF256和GF251),因此对Sdith Speciififations进行了构象。硬件设计进一步支持秘密共享分裂,以及可以在此和其他NIST PQC候选中应用的HyperCube优化。与优化的AVX2软件实现相比,这项工作的结果导致了硬件设计,其时钟周期的大幅降低,大多数操作的范围为2-4倍。我们的密钥一代巨大的软件大大优于软件,尽管时钟速度的速度明显更快,但运行时减少了11-17倍。在Artix 7 FPGA上,我们可以在55.1 kcycles中执行关键生成,6.7 mcycles的签名生成以及nist L1参数的8.6 mcycles的签名验证,对于GF251而言增加,以及L3和L5参数。

硬件中的sdith-密码学EPRINT存档

硬件中的sdith-密码学EPRINT存档PDF文件第1页

硬件中的sdith-密码学EPRINT存档PDF文件第2页

硬件中的sdith-密码学EPRINT存档PDF文件第3页

硬件中的sdith-密码学EPRINT存档PDF文件第4页

硬件中的sdith-密码学EPRINT存档PDF文件第5页

相关文件推荐

1900 年
¥2.0
2024 年
¥35.0
2020 年
¥1.0
2024 年
¥4.0
2025 年
¥1.0
2024 年
¥5.0
2023 年
¥5.0
2024 年
¥2.0