CMOS全加器。建议的全加器总共使用八个晶体管,功耗为4.604 μW,总面积为144 μm 2 。1-trit三元全加器(TFA)由Aloke等人[2]提出,作为波流水线三元数字系统构建的一个组件。在本文中,针对建议的三元全加器电路“SUM”实现了K-map。完整的TFA是在Tanner EDA V.16增强型标准工艺中设计和优化的,该工艺基于TSMC 65nm CMOS技术的BSIM4模型,温度为27°C,施加电压线为1.0Volt。0 Volt、0.5Volt和1.0Volt的值用于表示三元值“00”、“01”和“02”。 Sharmila Devi 和 Bhanumathi [3] 描述了如何使用单向逻辑门线来创建典型的 MCML 全加器,以接收 6 个输入信号来执行可逆门。使用 Tanner EDA 软件来设计和模拟此布置。在分析模拟数据后,建议的结果是 24,与 TSG 导向全加器、费米门导向全加器和费曼门导向全加器相比,系统地减少了 60%、66.66% 和 63.63%。
主要关键词