Loading...
机构名称:
¥ 11.0

在过去的几十年中,电子行业的中心主题是通过减小晶体管面积来增加晶体管密度,这是摩尔定律的要求。从平面 CMOS 技术到 FinFET 技术的范式转变将这种面积缩小趋势延续到了 20nm 以下时代。FinFET 中晶体管静电的增强使栅极长度和接触多晶硅间距 (CPP) 进一步缩小。同时,对面积缩小的追求也来自宽度(或鳍片间距)和高度尺寸。通过减小鳍片间距和增加鳍片高度,可以提高 FinFET 的电流密度。因此,电路设计人员可以使用更少的鳍片来满足相同的电流要求并同时节省面积,这种方案通常称为“鳍片减少”。然而,上述方法开始显示出收益递减,并面临过多的制造挑战。为了进一步提高电流密度并减小面积,未来预计将使用具有高迁移率的新型通道材料(例如 SiGe)和/或具有更好静电的新结构(例如插氧化物 FinFET (iFinFET)、Gate-All-Around FET、Nanosheet FET)。

先进 CMOS 的性能和可靠性设计

先进 CMOS 的性能和可靠性设计PDF文件第1页

先进 CMOS 的性能和可靠性设计PDF文件第2页

先进 CMOS 的性能和可靠性设计PDF文件第3页

先进 CMOS 的性能和可靠性设计PDF文件第4页

先进 CMOS 的性能和可靠性设计PDF文件第5页

相关文件推荐

1996 年
¥33.0