摘要 — 在过去十年中,近似计算 (AxC) 已被研究作为一种可能的替代计算范式。它已被用于降低传统容错方案(如三重模块冗余 (TMR))的开销成本。最近的提议之一是四重近似模块冗余 (QAMR) 的概念。QAMR 降低了相对于传统 TMR 结构的开销成本,同时保证了相同的容错能力。在本文中,我们提出了一种新的近似技术来实现 QAMR,并进行了设计空间探索 (DSE) 以找到 QAMR 帕累托最优实现。此外,我们为所提出的架构提供了一个新的多数表决器的设计。实验结果表明,对于 FPGA 和 ASIC 技术,分别有 85.4% 和 97% 的电路可以找到与 TMR 对应物相比实现面积和/或延迟增益的 QAMR 变体。索引词 — 容错;纠错;三重模块冗余;TMR;近似计算;四重近似模块冗余;QAMR;数字电路;近似计算
主要关键词